xfire的個(gè)人空間 http://selenalain.com/space-uid-14571.html [收藏] [復制] [RSS]

博客

來(lái)至Analog公司的高速 ADC 供電指南

已有 2365 次閱讀2014-12-10 23:30 |個(gè)人分類(lèi):技術(shù)分享| adc, 電源

簡(jiǎn)介

為使高速模數轉換器發(fā)揮最高性能,必須為其提供干凈的直流電源。高噪聲電源會(huì )導致信噪比(SNR)下降和/或 ADC 輸出中出現不良的雜散成分。本文將介紹有關(guān) ADC 電源域和靈敏度的背景知識,并討論為高速 ADC 供電的基本原則。

模擬電源和數字電源

當今的大部分高速模數轉換器至少都有兩個(gè)電源域: 模擬電源(AVDD)和數字與輸出驅動(dòng)器電源(DRVDD)。一些轉換器還有一個(gè)附加模擬電源,通常應作為本文所討論的額外 AVDD 電源來(lái)處理。轉換器的模擬電源和數字電源是分離的,以防數字開(kāi)關(guān)噪聲(特別是輸出驅動(dòng)器產(chǎn)生的噪聲)干擾器件模擬端的模擬采樣和處理。根據采樣信號的不同,此數字輸出開(kāi)關(guān)噪聲可能包含顯著(zhù)的頻率成分,如果此噪聲返回器件的模擬或時(shí)鐘輸入端,或者通過(guò)電源返回芯片的模擬端,則噪聲和雜散性能會(huì )很容易受其影響而降低。

對于大多數高速模數轉換器,建議將兩個(gè)獨立的電源分別用于 AVDD 和 DRVDD 。這兩個(gè)電源之間應有充分的隔離,防止 DRVDD 電源的任何數字開(kāi)關(guān)噪聲到達轉換器的 AVDD 電源。AVDD 和 DRVDD 電源常常采用各自的調節器,然而,如果在這兩個(gè)電源之間實(shí)現了充分的濾波,則采用一個(gè)調節器通常也能獲得足夠好的性能。

ADC 電源靈敏度 – PSRR

確定高速 ADC 對電源噪聲的靈敏度的一個(gè)方法是將一個(gè)已知頻率施加于轉換器的電源軌,并測量轉換器輸出頻譜中出現的信號音,從而考察其電源抑制性能。輸入信號與輸出頻譜中出現的信號的相對功率即為轉換器在給定頻率下的電源抑制比(PSRR)。下圖顯示了典型高速 ADC 的 PSRR 與頻率的關(guān)系。此圖中數據的測量條件是將器件安裝于配有旁路電容的評估板上,這種方法能夠顯示典型應用中器件如何響應電源噪聲。注意在這種情況下,轉換器的 PSRR 在低頻時(shí)相對高得多,當頻率高于約 10MHz 時(shí)會(huì )顯著(zhù)下降。

圖 1. 典型 ADC 電源抑制比與頻率的關(guān)系

圖 1. 典型 ADC 電源抑制比與頻率的關(guān)系.jpg

利用此 PSRR 信息,設計人員可以確定為了防止噪聲損害轉換器的性能,電源所容許的紋波水平。例如,如果一個(gè)電源在 500kHz 時(shí)具有 5mVp-p 的紋波,則從下面的 PSRR 圖可知,轉換器在此頻率提供大約 58dB 的抑制。轉換器的滿(mǎn)量程為 2Vp-p,因此原始 5mV 信號比輸入滿(mǎn)量程低 52dB。此信號將進(jìn)一步衰減 58dB,從而比轉換器的滿(mǎn)量程功率低 110dB。這樣,設計人員就能使用轉換器的 PSRR 數據來(lái)確定在給定頻率下轉換器電源的容許紋波。如果轉換器的電源在已知頻率具有紋波,例如來(lái)自上游開(kāi)關(guān)轉換器,則可以利用該方法確定將此噪聲衰減至容許水平所需的額外濾波。

上述分析假設給定電源上僅出現一個(gè)頻率。事實(shí)上,根據電源獲得方式的不同以及該電源供電對象的不同,電源上的噪聲可能具有額外頻率成分。如果是這種情況,設計人員必須確保為電源提供充分的濾波來(lái)衰減此噪聲。請注意,由于A(yíng)DC 輸入的寬帶特性,在其它奈奎斯特頻率區中,處在 ADC輸入的目標頻帶之外的噪聲可能會(huì )進(jìn)入目標頻帶。

關(guān)于線(xiàn)性調節器的討論

傳統上使用線(xiàn)性調節器來(lái)為轉換器的 AVDD 和 DRVDD 軌提供干凈的電源。低壓差線(xiàn)性調節器能夠出色地抑制約 1MHz以下的低頻噪聲。典型 LDO 的控制環(huán)路帶寬不超過(guò)此頻率,因此更高頻率的噪聲會(huì )幾乎毫無(wú)衰減地通過(guò)調節器。對于此頻率以上的噪聲,必須在 LDO 之后通過(guò)額外濾波對其進(jìn)行衰減,防止此噪聲到達 ADC。通常,結合使用鐵氧體磁珠、大去耦電容和局部電源去耦,即足以衰減任何通過(guò)線(xiàn)性調節器的高頻噪聲。設計電源濾波器時(shí)必須注意,如果使用串聯(lián)感性元件,應確保上電和掉電時(shí)的感應電勢不會(huì )達到足以損壞轉換器的水平。

圖 2. LDO 為 ADC 供電,包括濾波

圖 2. LDO 為 ADC 供電,包括濾波

此外,鑒于 LDO 的上游常常還會(huì )有一個(gè)開(kāi)關(guān)轉換器,設計人員必須確保 LDO 和濾波器電路能夠充分抑制此開(kāi)關(guān)轉換器的頻率,F代開(kāi)關(guān)轉換器的開(kāi)關(guān)頻率越來(lái)越高,可能高于典型LDO 的環(huán)路帶寬。來(lái)自這些高頻開(kāi)關(guān)轉換器的噪聲很容易通過(guò) LDO,必須利用下游濾波器對其進(jìn)行衰減。

雖然線(xiàn)性調節器能夠很好地為 ADC 提供干凈的電源,但效率不高是其主要缺點(diǎn)。根據提供給線(xiàn)性調節器輸入端的電壓的不同,LDO 的效率可能非常低。提供一個(gè)略高于 LDO 壓差的電壓雖然可以提高效率,但這經(jīng)常需要增加額外的電源級,導致電源設計的成本和復雜度隨之增加。

關(guān)于開(kāi)關(guān)調節器的討論

傳統上,開(kāi)關(guān)調節器不宜用于直接為 ADC 供電。然而,開(kāi)關(guān)調節器技術(shù)已今非昔比,當與后置濾波、精心的設計和布局布線(xiàn)做法相結合,開(kāi)關(guān)調節器可以用作許多高速模數轉換器的高效率電源解決方案。如圖 2 所示,開(kāi)關(guān)調節器的效率可達 95%,相比于 LDO,系統功耗顯著(zhù)降低。對于一個(gè)功耗為780mW 的 1.8V 單電源 ADC,如果使用開(kāi)關(guān)調節器電源,整體系統功耗可降低 640mW 或更多。此外,開(kāi)關(guān)電源設計消除了線(xiàn)性級這一熱源,PCB 的總體熱量得以降低,因而對風(fēng)扇和散熱器等額外冷卻措施的需求會(huì )減少。

圖 3. 開(kāi)關(guān)調節器的典型效率

圖 3. 開(kāi)關(guān)調節器的典型效率

不過(guò),開(kāi)關(guān)調節器確實(shí)會(huì )產(chǎn)生噪聲,必須通過(guò)精心的設計和布局布線(xiàn)予以控制。開(kāi)關(guān)電源主要有兩類(lèi)噪聲: 開(kāi)關(guān)紋波和高頻噪聲。對于恒頻開(kāi)關(guān)調節器,開(kāi)關(guān)紋波會(huì )在開(kāi)關(guān)頻率及其倍數頻率產(chǎn)生能量。高頻噪聲由轉換器中的電壓和電流快速跳變而產(chǎn)生。1-5ns 的典型上升時(shí)間可以在 70-350MHz 區間內產(chǎn)生能量。對這兩個(gè)噪聲源均必須進(jìn)行充分濾波,以免其干擾轉換器的工作,降低轉換器的性能。這可能需要使用多級 LC 濾波器,以降低紋波并衰減噪聲。為保持直流調節能力,開(kāi)關(guān)電源控制環(huán)路可以在輸出濾波器的兩級附近閉合。為保持穩定性,環(huán)路穿越頻率必須較低。ADC 給電源帶來(lái)的負載特性基本上是一個(gè)與時(shí)鐘頻率成正比的直流負載。由于該負載是恒定的,開(kāi)關(guān)調節器的瞬態(tài)響應相對不重要,因此低環(huán)路穿越頻率在這種情況下是可以接受的。對調節器進(jìn)行外部補償可以更輕松實(shí)現這一目標。

對輸出電源電壓上的噪聲進(jìn)行充分濾波至關(guān)重要,但設計人員也必須盡量減小從電源所含磁性元件(電感)到與 ADC 時(shí)鐘或信號路徑相關(guān)的巴倫或變壓器之間的磁場(chǎng)或電場(chǎng)耦合。將電源電感放在 PCB 上的另一端并遠離關(guān)鍵的 ADC 時(shí)鐘和輸入相關(guān)電路,有助于減小這種耦合。

電源去耦

盡管高速 ADC 給電源帶來(lái)的總負載是穩定的,但需要電流以ADC 采樣速率和此頻率的諧波快速跳變。由于電路板和走線(xiàn)的電感會(huì )限制電源能夠迅速提供的電流量,因此 ADC 所需的高頻電流是由板電源去耦電容提供的。為高速 ADC 供電時(shí),應同時(shí)采用大的電源去耦電容和局部(ADC 引腳處)去耦電容。大去耦電容存儲電荷以對電源層和局部去耦電容充電,局部去耦電容則提供 ADC 所需的高頻電流。有效的去耦還能將高頻電源瞬變限制在距離產(chǎn)生瞬變的 IC 非常近的區域,從而使電路板上產(chǎn)生的電磁輻射 (EMI) 降至最小。

一般而言,應為每個(gè) ADC 電源軌至少提供一個(gè)大去耦電容。這些電容應當是 10uF 至 22uF 范圍內的低 ESR 陶瓷或鉭電容。對于局部去耦,一般建議為每個(gè)電源引腳提供一個(gè)去耦電容。局部去耦電容應當是 0.01uF 至 0.1uF 范圍內的低 ESR陶瓷電容,并且應盡可能靠近 ADC 電源引腳放置。這些電容應具有通向電源層的過(guò)孔,并且過(guò)孔應非?拷 ADC 電源引腳。如果 ADC 是從 PCB 上緊密耦合的電源層獲得電源,則局部去耦也可以通過(guò)層與層之間的電容效應實(shí)現。如果這些層相對較大,并且間隔小于 5 密爾(mil),則層間電容可提供非常有效的去耦作用。層間電容與局部旁路電容共同提供
ADC 所需的高頻電流。

接地

ADC 接地是電源方案的重要一環(huán)。當前許多 ADC 都采用LFCSP 封裝,封裝底部有一個(gè)接地金屬塊。此金屬塊用于為器件散熱;在許多情況下,此接地金屬塊是器件唯一的接地連接。必須將此接地金屬塊焊接到電路板上的接地焊盤(pán),此焊盤(pán)有多個(gè)過(guò)孔通向接地層。

ADC 地上的噪聲也會(huì )影響其性能。當數字回路電流流經(jīng) ADC所在區域時(shí),通常會(huì )產(chǎn)生接地噪聲。設計人員應當采取措施,確保高噪聲地電流不會(huì )流經(jīng) ADC 附近。一般建議使用連續層,但為了隔離高噪聲地電流,可能需要使用非連續層。

結論

ADC 的電源實(shí)現方案可能會(huì )對器件的性能產(chǎn)生重大影響。按照本文提出的指導原則進(jìn)行設計,可以實(shí)現有效的 ADC 電源。尋找特定 ADC 的電源參考資料時(shí),首先應查看該 ADC的評估板。ADI 公司的所有 ADC 都有附帶電源的評估板。研究評估板電源的結構以及它所采用的去耦和布局,是開(kāi)展ADC 電源設計的最好起點(diǎn)。

 

原創(chuàng )文章,轉載請注明: 轉載自 吳川斌的博客 http://www.mr-wu.cn/ 

本文鏈接地址: 來(lái)至Analog公司的高速 ADC 供電指南 http://www.mr-wu.cn/analog-adc-power-supplies-design-guideline/

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
返回頂部
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页