電子工程網(wǎng)

標題: 幾種電源地之間的區別 [打印本頁(yè)]

作者: zhenghaizhou    時(shí)間: 2013-1-21 23:07
標題: 幾種電源地之間的區別
在畫(huà)電路圖時(shí),想問(wèn)下幾種地之間的區別?
power-GND   singal-GND  GND

電源地 信號地 數字地  模擬地等等。

謝謝了。

作者: riverpeak    時(shí)間: 2013-1-21 23:58
在電路中,任何信號或者電源都是有回路的,這個(gè)回路的終點(diǎn)就是地。
關(guān)于你提出來(lái)的這幾個(gè)地的區別,你是指邏輯符號區別還是在實(shí)際使用的區別?
電源地,一般是指在DCDC輸入端的地,這個(gè)地有可能噪聲比較大,或者別的情況不能和DCDC的輸出端共地而區分的。
數字地模擬地故名思意,就是數字信號或者是模擬信號的回路呀,因為模擬信號的地更為敏感,所以有區別于數字地。
作者: sherwin    時(shí)間: 2013-1-22 08:46
給RP兄弟補充一下:
1、有些產(chǎn)品為了隔絕各個(gè)不同回路之間的噪聲干擾,通常會(huì )在不同的地之間用磁珠隔離開(kāi)來(lái)。
     磁珠是一種鐵氧體材料構建的電感,具有通低頻阻高頻的效果,在電路中相當于一個(gè)低通濾波器,主要用來(lái)濾除高頻噪聲的。

2、通常來(lái)說(shuō),模擬信號最怕高頻噪聲干擾,由其是RF回路、ADC回路,這類(lèi)回路的地端一般都要加上磁珠進(jìn)行隔離。

3、基于這個(gè)原理,實(shí)際上地線(xiàn)的劃分就遠不止模擬地、數字地、電源地這么簡(jiǎn)單,往往是根據需要而劃分,比如RFG(射頻回路地)、系統地、ADG(AD采樣回路地)、DAG(DA輸出回路地)等等,根據具體的電路需要、噪聲的實(shí)際狀況而區分。

4、當然,為了節省成本,往往也有用一顆0Ω電阻代替磁珠的,那就另當別論了,呵呵。  
作者: zhslcd    時(shí)間: 2013-1-22 08:56
樓上兩位說(shuō)的很詳細。
作者: lous    時(shí)間: 2013-1-22 10:33
爛菊文,給你糾正一下。地最主要是保證連續性,你東一片,西一片掰開(kāi),最后地平面會(huì )波濤胸涌。地線(xiàn),波大不好。
最重要一點(diǎn),地線(xiàn)分割,不能破壞連續性。否者,會(huì )引起波大,波大,你爽了,其他IC不爽。

  當年做技術(shù)的時(shí)候,面試別人都知道地線(xiàn)分割,就像lz兩位那樣。但是很少知道如何分割,是掰開(kāi)弄好,還是合上弄好。

作者: sherwin    時(shí)間: 2013-1-22 10:48
謝謝指教!  
作者: zhenghaizhou    時(shí)間: 2013-1-22 17:18
謝謝各位大俠的幫助,在altium designer 中畫(huà)原理圖時(shí)用到的幾個(gè)地,能說(shuō)下嗎?
作者: rockf001    時(shí)間: 2013-1-22 17:27
低的接地電阻很重要
作者: ohmydog    時(shí)間: 2013-1-24 09:14
protel原理圖中的 power-GND   singal-GND  GND 是人為劃分的電氣網(wǎng)絡(luò )標簽,和VCC一樣具有電源屬性,除此之外和其他任意電氣節點(diǎn)的網(wǎng)絡(luò )標簽定義沒(méi)什么不同
作者: lotus    時(shí)間: 2013-1-24 13:30
電源與信號電源???
作者: clamness    時(shí)間: 2013-1-25 08:04
學(xué)習了

作者: 384751058    時(shí)間: 2013-1-28 19:09
只是理論上這樣說(shuō),實(shí)際中遇到的,還是很難處理,有些情況不是像理想中的那樣。。。
作者: liucl    時(shí)間: 2013-1-31 06:42
零歐姆電阻并不是為了降低成本,要是真為了降低成本,直接用銅皮聯(lián)通既可以省去零歐姆電阻錢(qián),又可以省去焊接費用。零歐姆電阻的真正作用是在pcb電路設計時(shí)要把不同的地區分開(kāi)來(lái)鋪設,而地的設計要點(diǎn)主要就是要將地的連通性保證好,如果真正可以把這個(gè)地平面(包括各種地)的聯(lián)通阻抗降低到零歐姆的話(huà),包括高頻阻抗和直流電阻都能夠降低到零歐姆,那就形不成什么干擾了,所有的干擾基本上都是因為I×R=V造成的,如果R=0了,自然就沒(méi)有V了,所謂干擾不就是在有效的信號上疊加了不該有的電壓了嗎!
作者: fdjlz    時(shí)間: 2013-2-1 22:34
0歐姆對電路故障點(diǎn)的分析很有好處!
作者: pury1987    時(shí)間: 2013-2-2 23:00
我們這邊沒(méi)要求一定要分割呢,主要還是要隔離好,在地層開(kāi)槽
作者: nicewt    時(shí)間: 2013-2-3 15:41
各種地之間加磁珠隔離,有時(shí)會(huì )帶來(lái)干擾,需與具體電路相結合。
作者: mingming3399    時(shí)間: 2013-2-19 14:16
復雜····
作者: panminghui    時(shí)間: 2013-4-23 08:56
受教育了。。。。。。。。。!

謝謝.jpg (8.96 KB)

謝謝.jpg

作者: pcbkey    時(shí)間: 2015-2-4 15:08
支持一下




歡迎光臨 電子工程網(wǎng) (http://selenalain.com/) Powered by Discuz! X3.4
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页