電子工程網(wǎng)
標題:
stm32開(kāi)發(fā)板開(kāi)發(fā)筆記(2)-開(kāi)發(fā)板jlink燒錄
[打印本頁(yè)]
作者:
designapp
時(shí)間:
2016-8-25 10:43
標題:
stm32開(kāi)發(fā)板開(kāi)發(fā)筆記(2)-開(kāi)發(fā)板jlink燒錄
開(kāi)發(fā)板上留出了jtag燒錄口,引出了TCK測試時(shí)鐘,TDI測試數據串行輸入,TMS測試模式選擇,TDO測試數據串行輸出,
NJTRST測試系統復位信號
如圖所示:
nRST是接芯片的復位腳,板上的實(shí)物是20針的JTAG接口
20針JTAG接口
1 VTref 目標板參考電壓,接電源
2 VCC 接電源
3 nTRST 測試系統復位信號
4、6、8、10、12、14、16、18、20 GND 接地
5 TDI 測試數據串行輸入
7 TMS 測試模式選擇
9 TCK 測試時(shí)鐘
11 RTCK 測試時(shí)鐘返回信號// 這個(gè)沒(méi)有接
13 TDO 測試數據串行輸出
15 nRESET 目標系統復位信號
17 、 19 NC 未連接
關(guān)于目標系統復位信號和測試系統復位信號
測試系統其實(shí)指的是目標板上JTAG掃描鏈中各個(gè)芯片中TAP測試訪(fǎng)問(wèn)端口和邊界掃描單元等,nTRST也就是指復位TAP測試訪(fǎng)問(wèn)端口,不復位芯片邏輯。而目標系統就是目標板上除了測試功能以外的正常邏輯了。nRESET連接FPGA的PROG_B(復位配置邏輯電路,但是這時(shí)的復位是由上位PC機使用控制軟件通過(guò)JTAG電纜或控制器來(lái)控制的,條件缺一不可。
這是以FPGA為例子講的,大概懂了。
nrst引腳通過(guò)一個(gè)電容到地。
nrst引腳內部是通過(guò)一個(gè)永久的上拉電阻上拉,如果下來(lái)就是復位,這里的電容起到濾波的作用,防止復位。
所以這個(gè)開(kāi)發(fā)板要想用jlink燒錄的話(huà),插入電源才能燒錄。
歡迎光臨 電子工程網(wǎng) (http://selenalain.com/)
Powered by Discuz! X3.4
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页