![]() | ![]() |
圖1 XQ138F核心板正面 | 圖2 XQ138F核心板背面 |
項目 | 說(shuō)明 |
CPU | OMAPL138(TMS320C6748+ARM926EJ-S),頻率最高達456M |
FPGA | Xilinx Spantan-6 FPGA |
內存 | 128MB工業(yè)級DDR2(256MB可選) |
存儲 | 4Gb 工業(yè)級NAND FLASH,用于DSP存儲。 64Mb工業(yè)級SPI FLASH,用于FPGA配置。 |
板對板連接器 | 2個(gè)80pin 0.5mm間距的母座,2個(gè)80 pin 0.5mm間距的公座 |
DSP仿真器接口 | 1個(gè)14Pin JTAG接口 |
FPGA調試接口 | 1個(gè)14Pin JTAG接口 |
SATA接口 | 1個(gè)7pin SATA硬盤(pán)接口 |
雙網(wǎng)絡(luò ) | OMAPL138端1個(gè)10/100M bps自適應RJ45網(wǎng)絡(luò )接口; FPGA端1個(gè)10/100/1000M bps自適應RJ45網(wǎng)絡(luò )接口。 |
RTC | 1個(gè)RTC供電座,使用3.3V紐扣電池供電 |
按鍵 | 1個(gè)DSP復位按鍵,2個(gè)DSP GPIO按鍵,2個(gè)FPGA IO按鍵 |
顯示 | 1個(gè)LCD觸摸屏接口,0.5mm間距,40Pin |
啟動(dòng)設置 | 1個(gè)5bit的撥碼開(kāi)關(guān),用于OMAPL138啟動(dòng)選擇 |
USB | 4個(gè)USB 1.1 HOST接口,通過(guò)USB HUB擴展實(shí)現; 1個(gè)USB 2.0 OTG接口。 |
RS232 | 1個(gè)DSP RS232電平的串口; 1個(gè)FPGA RS232電平的串口。 |
RS485/422 | 1個(gè)DSP RS485/422電平的串口; 1個(gè)FPGA RS485電平的串口。 |
CAN | 1個(gè)FPGA CAN接口 |
ADC | 1路ADC 精度:12-bit; 輸入電壓范圍:0~10V; 采樣率:500KSPS。 |
DAC | 2路DAC 精度:12-bit,數字編碼值范圍0~4095; 輸出電壓范圍:①0~8.192V(x1增益模式,支持所有數字編碼(0~4095)),②0~13.2V(x2增益模式,由于DAC限制輸出不能超過(guò)VDD,故只支持部分編碼(0~3300,十六進(jìn)制值0~CE4),編程時(shí)需要注意); 輸出穩定時(shí)間:4.5us; 用戶(hù)接口:SPI接口,SPI時(shí)鐘最高20MHz。 |
TF卡 | 1個(gè)TF卡插槽 |
LED | 核心板LED燈(3個(gè)):1個(gè)紅色的LED電源指示燈LED1;1個(gè)DSP LED燈LED2;1個(gè)FPGA LED燈LED3; 底板LED燈(3個(gè)):1個(gè)紅色的LED電源指示燈LED1;1個(gè)DSP LED燈LED2;1個(gè)FPGA LED燈LED3; |
FRAM | 1片鐵電存儲器,存取速度比E2PROM更快,寫(xiě)操作之前無(wú)需先擦除 |
數碼管 | 1個(gè)8段高亮數碼管 |
測試點(diǎn) | 1個(gè)接地柱,用于示波器接地,方便信號測量 |
電源開(kāi)關(guān) | 1個(gè)撥動(dòng)電源開(kāi)關(guān) |
電源接口 | 1個(gè)DC電源插座,外徑5.5mm,內徑2.1mm |
擴展IO | 30/60/80 pin 2.0間距的母座各1個(gè)(共3個(gè)),引出了EMIFA,MCASP,MCBSP,SPI,I2C,FPGA IO等擴展信號。 |
TMS320C6748 CPU的資源框圖:.png (68.04 KB)
歡迎光臨 電子工程網(wǎng) (http://selenalain.com/) | Powered by Discuz! X3.4 |