電子工程網(wǎng)

標題: DSP+ARM+FPGA開(kāi)發(fā)板 板載 雙網(wǎng)口/2路RS485/2路RS232/ADC/DAC/CAN [打印本頁(yè)]

作者: CoreKernel    時(shí)間: 2023-5-16 18:11
標題: DSP+ARM+FPGA開(kāi)發(fā)板 板載 雙網(wǎng)口/2路RS485/2路RS232/ADC/DAC/CAN
1. XQ138AS-EVM開(kāi)發(fā)套件簡(jiǎn)介1.1 XQ138AS-EVM簡(jiǎn)介
1  XQ138F核心板正面
2  XQ138F核心板背面

3  XQ138AS-EVM底板側視圖

4  XQ138AS-EVM正面
XQ138AS-EVM是廣州星嵌電子科技有限公司基于XQ138F核心板OMAPL138+Xilinx FPGA)開(kāi)發(fā)的DSP+ARM+FPGA三核評估套件,用戶(hù)可以采用該開(kāi)發(fā)套件進(jìn)行項目前期的驗證和評估,也可以直接用來(lái)開(kāi)發(fā)自己的產(chǎn)品。
XQ138AS-EVM提供底板可編輯的原理圖,PCB圖。底板設計資料完全開(kāi)放,供用戶(hù)設計參考。除此之外,還提供UBL源碼、Uboot源碼、NAND 燒錄工程源碼、內核源碼、內核驅動(dòng)源碼、雙核通信例程、豐富的demo、完整的開(kāi)發(fā)工具包以及豐富詳盡的開(kāi)發(fā)文檔。
經(jīng)驗豐富的技術(shù)團隊為用戶(hù)提供從硬件到驅動(dòng)、應用軟件的技術(shù)支持,幫助用戶(hù)快捷地開(kāi)發(fā)自己的產(chǎn)品,降低產(chǎn)品的開(kāi)發(fā)周期和風(fēng)險,節約成本,加快產(chǎn)品的上市時(shí)間。

1.1.1 XQ138F核心板
Ø 核心板設計簡(jiǎn)約,尺寸小,72mm * 44mm。
Ø 接口豐富,引出了全部引腳,最大范圍的滿(mǎn)足了用戶(hù)的擴展需求。
Ø 八層板,沉金工藝,工業(yè)級設計。
Ø 注重EMC,抗干擾能力強。
Ø 可靠的板對板接插件,保證信號完整性。
Ø 低功耗設計,發(fā)熱量小。
Ø 核心板經(jīng)過(guò)大量的測試,性能穩定,能滿(mǎn)足復雜工業(yè)場(chǎng)合的應用需求。
Ø 工業(yè)級處理器,頻率456M Hz,強大的定點(diǎn)/浮點(diǎn)處理能力。
Ø 512MB工業(yè)級NAND FLASH。
Ø 128/256MB 工業(yè)級DDR2可選。
Ø FPGA 標配為Spartan-6系列芯片XC6SL16,可升級至XC6SL45。

1.1.2 XQ138AS-EVM底板
Ø 底板資源豐富,集成了SATA、SD卡、USB OTG、USB HOST、UART、雙網(wǎng)絡(luò )(1個(gè)千兆、1個(gè)百兆)、2RS485、2RS232、1CAN、1ADC、2DAC、RTC、LCD、數碼管等,引出了MCASP、MCBSP、uPP、 SPI、 EMIFA、 I2C等接口,方便用戶(hù)擴展。
Ø 支持7寸和5寸兩種型號的觸摸顯示屏,用戶(hù)可選配。
Ø 免費贈送多種開(kāi)發(fā)配件,性?xún)r(jià)比高。
Ø 開(kāi)發(fā)資料齊全,提供完整的開(kāi)發(fā)包,豐富的demo,詳盡的開(kāi)發(fā)文檔,大型的綜合例程等,降低了開(kāi)發(fā)難度,用戶(hù)開(kāi)發(fā)更快捷。


2. 硬件資源
6  TB138AS-EVM硬件資源框圖

項目
說(shuō)明
CPU
OMAPL138(TMS320C6748+ARM926EJ-S),頻率最高達456M
FPGA
Xilinx Spantan-6 FPGA
內存
128MB工業(yè)級DDR2(256MB可選)
存儲
4Gb 工業(yè)級NAND FLASH,用于DSP存儲。
64Mb工業(yè)級SPI FLASH,用于FPGA配置。
板對板連接器
2個(gè)80pin 0.5mm間距的母座,2個(gè)80 pin 0.5mm間距的公座
DSP仿真器接口
1個(gè)14Pin JTAG接口
FPGA調試接口
1個(gè)14Pin JTAG接口
SATA接口
1個(gè)7pin SATA硬盤(pán)接口
雙網(wǎng)絡(luò )
OMAPL1381個(gè)10/100M bps自適應RJ45網(wǎng)絡(luò )接口;
FPGA1個(gè)10/100/1000M bps自適應RJ45網(wǎng)絡(luò )接口。
RTC
1個(gè)RTC供電座,使用3.3V紐扣電池供電
按鍵
1個(gè)DSP復位按鍵,2個(gè)DSP GPIO按鍵,2個(gè)FPGA IO按鍵
顯示
1個(gè)LCD觸摸屏接口,0.5mm間距,40Pin
啟動(dòng)設置
1個(gè)5bit的撥碼開(kāi)關(guān),用于OMAPL138啟動(dòng)選擇
USB
4個(gè)USB 1.1 HOST接口,通過(guò)USB HUB擴展實(shí)現;
1個(gè)USB 2.0 OTG接口。
RS232
1個(gè)DSP RS232電平的串口;
1個(gè)FPGA RS232電平的串口。
RS485/422
1個(gè)DSP RS485/422電平的串口;
1個(gè)FPGA RS485電平的串口。
CAN
1個(gè)FPGA CAN接口
ADC
1ADC
精度:12-bit;
輸入電壓范圍:0~10V;
采樣率:500KSPS。
DAC
2DAC
精度:12-bit,數字編碼值范圍0~4095;
輸出電壓范圍:0~8.192Vx1增益模式,支持所有數字編碼(0~4095)),②0~13.2Vx2增益模式,由于DAC限制輸出不能超過(guò)VDD,故只支持部分編碼(0~3300,十六進(jìn)制值0~CE4),編程時(shí)需要注意);
輸出穩定時(shí)間:4.5us;
用戶(hù)接口:SPI接口,SPI時(shí)鐘最高20MHz。
TF
1個(gè)TF卡插槽
LED
核心板LED燈(3個(gè)):1個(gè)紅色的LED電源指示燈LED1;1個(gè)DSP LEDLED2;1個(gè)FPGA LEDLED3;
底板LED燈(3個(gè)):1個(gè)紅色的LED電源指示燈LED1;1個(gè)DSP LEDLED2;1個(gè)FPGA LEDLED3;
FRAM
1片鐵電存儲器,存取速度比E2PROM更快,寫(xiě)操作之前無(wú)需先擦除
數碼管
1個(gè)8段高亮數碼管
測試點(diǎn)
1個(gè)接地柱,用于示波器接地,方便信號測量
電源開(kāi)關(guān)
1個(gè)撥動(dòng)電源開(kāi)關(guān)
電源接口
1個(gè)DC電源插座,外徑5.5mm,內徑2.1mm
擴展IO
30/60/80 pin 2.0間距的母座各1個(gè)(共3個(gè)),引出了EMIFA,MCASP,MCBSP,SPI,I2C,FPGA IO等擴展信號。




TI OMAP-L138+FPGA核心板,實(shí)物如下圖所示。




TMS320C6748 CPU的資源框圖:.png (68.04 KB)

TMS320C6748 CPU的資源框圖:.png





歡迎光臨 電子工程網(wǎng) (http://selenalain.com/) Powered by Discuz! X3.4
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页