FET113i-S 核心板是飛凌嵌入式基于全志T113-i處理器設計的國產(chǎn)工業(yè)級核心板,憑借卓越的穩定性和超高性?xún)r(jià)比,FET113i-S核心板得到了客戶(hù)朋友們的廣泛關(guān)注。作為一款擁有A7核+RISC-V核+DSP核的多核異構架構芯片,全志科技于近期釋放了T113-i的RISC-V核(玄鐵C906)資料,飛凌嵌入式也快速進(jìn)行了適配。1.什么是RISC-V? RISC-V 是一種基于精簡(jiǎn)指令集計算(RISC)原則的開(kāi)放源代碼指令集架構(ISA)。它由加州大學(xué)伯克利分校在2010年首次發(fā)布,并迅速獲得了全球學(xué)術(shù)界和工業(yè)界的廣泛關(guān)注和支持。RISC-V架構以其開(kāi)放、簡(jiǎn)潔、可擴展的特性,正逐漸成為全球半導體產(chǎn)業(yè)中一股不可忽視的力量。2.T113-i的RISC-V有何優(yōu)勢? 高效能與低功耗 RISC-V架構遵循精簡(jiǎn)指令集計算機的原則,通過(guò)簡(jiǎn)化硬件設計,提高執行效率,降低了開(kāi)發(fā)成本。T113-i處理器中的RISC-V核能夠高效地完成各種計算任務(wù),同時(shí)保持較低的功耗,非常適合于資源受限的邊緣計算環(huán)境。 模塊化與可擴展性 RISC-V架構設計簡(jiǎn)潔,采用模塊化設計,可以根據需求選擇不同的指令集擴展。T113-i處理器中的RISC-V核支持多種標準化擴展指令集,如M(整數乘除法)、A(原子操作)、F/D/Q(單/雙/四精度浮點(diǎn)運算)等,可以根據實(shí)際應用場(chǎng)景的需要進(jìn)行靈活組合添加。 開(kāi)放標準與無(wú)授權費用 RISC-V是開(kāi)源的,允許任何人免費使用和擴展,無(wú)需授權費用。這極大地促進(jìn)了技術(shù)的共享和創(chuàng )新,降低了產(chǎn)品的開(kāi)發(fā)成本。 滿(mǎn)足實(shí)時(shí)性需求 在T113-i的A7核、RISC-V核和DSP核可以同時(shí)運行,實(shí)現一芯多用,異構同時(shí)用。這種設計提高了系統的整體性能,并滿(mǎn)足了多樣化的應用場(chǎng)景需求。其中,RISC-V核可以匹配對實(shí)時(shí)性要求較高的應用場(chǎng)景,確保系統能夠迅速響應并處理各種實(shí)時(shí)數據。 3.國產(chǎn)化降本的優(yōu)質(zhì)之選 已完成RISC-V核適配的飛凌嵌入式FET113i-S核心板含稅最低僅需88元;整板工業(yè)級品質(zhì)使其可以應對更多更復雜的應用場(chǎng)景;全面的外設接口資源也讓核心板兼具強大易用性和泛用性;此外,100%的元器件國產(chǎn)化率也意味著(zhù)安全性和競爭力的提升——FET113i-S核心板是助力新基建領(lǐng)域實(shí)現國產(chǎn)化替代升級的優(yōu)質(zhì)之選。 不僅產(chǎn)品本身的優(yōu)勢明顯,飛凌嵌入式穩定的供應能力與強大的技術(shù)支持能力也是幫助客戶(hù)項目快速落地、搶占市場(chǎng)先機的有利保障。
|