賽靈思公司(Xilinx)今天宣布, 其業(yè)界首款可編程SoC級增強型Vivado設計套件的最新版本在生產(chǎn)力方面進(jìn)行了兩大改進(jìn)。Vivado設計套件2013.1版本新增了一款以IP為中心的設計環(huán)境,用以加速系統集成;而其提供的一套完整數據庫,則可加速C/C++系統級設計和高層次綜合(HLS)。 加速I(mǎi)P創(chuàng )建與集成 為了加速在A(yíng)ll Programmable FPGA器件中創(chuàng )建高度集成的、復雜的設計,賽靈思推出了Vivado IP Integrator(IPI)早期試用版本。Vivado IPI可加速RTL、賽靈思IP核、第三方IP核以及C/C++綜合的IP核的集成。Vivado IPI采用ARM AXI互聯(lián)和IP封裝的IP-XACT元數據等業(yè)界標準,能提供智能、結構組裝正確并與賽靈思 All Programmable解決方案協(xié)同優(yōu)化的設計方案。IP Integrator建立在Vivado 設計套件的基礎之上,是一款具有器件和平臺意識的互動(dòng)性、圖形化和可編寫(xiě)腳本的環(huán)境,能支持具有IP意識的自動(dòng)化AXI互聯(lián)、單擊IP子系統生成、實(shí)時(shí)DRC、接口變更傳播以及強大的調試功能。針對Zynq-7000 All Programmable SoC設計,嵌入式設計團隊現在能夠更快速地識別、重用并集成軟/硬件IP,滿(mǎn)足雙核ARM處理系統和高性能FPGA架構的要求。 Atomic Rules 公司CTO Shep Siegel指出:“Vivado幫助我們大幅提升了可重配置計算平臺與應用的開(kāi)發(fā)生產(chǎn)力。同時(shí),Vivado IPI和7系列器件的完美結合,也幫助我們加速了開(kāi)發(fā)進(jìn)程。賽靈思在芯片技術(shù)和設計流程方面的創(chuàng )新滿(mǎn)足了我們最終客戶(hù)的各種要求, 給我們留下了深刻的印象! 快速了解Vivado IP集成器, 請觀(guān)看視頻演示:http://china.xilinx.com/training ... o-ip-integrator.htm 加速系統級設計的數據庫 為了加速C/C++系統級設計和高層次綜合(HLS),賽靈思通過(guò)支持業(yè)界標準的浮點(diǎn)math.h運算和實(shí)時(shí)視頻處理功能,增強了Vivado HLS庫。正在評估Vivado HLS的超過(guò)350名活躍用戶(hù)和1000多家客戶(hù),現在就可以立即訪(fǎng)問(wèn)嵌入到OpenCV環(huán)境中的視頻處理功能,實(shí)現運行在雙核ARM處理系統上的嵌入式視覺(jué)。最終解決方案通過(guò)硬件加速能將現有的C/C++算法性能提升100倍之多。同時(shí),Vivado HLS相對于RTL設計輸入流程而言,可將系統驗證和實(shí)現速度提高達100倍。針對Zynq-7000 All Programmable SoC設計,設計團隊現在能以更快的速度開(kāi)發(fā)雙核ARM處理系統的C/C++代碼,同時(shí)還能自動(dòng)加速高性能FPGA架構中計算密集型功能的執行。 如需了解有關(guān)賽靈思Vivado 設計套件如何保持領(lǐng)先一代水平的更多信息,敬請訪(fǎng)問(wèn)以下網(wǎng)址:www.xilinx.com/cn/vivado。 供貨情況 歡迎立即在以下網(wǎng)址下載Vivado設計套件2013.1:www.xilinx.com/cn/download。如欲早期試用IP 集成器并獲得最新Vivado 設計套件對Zynq-7000 All Programmable SoC的支持,敬請聯(lián)系您所在地的銷(xiāo)售團隊。歡迎報名參加培訓,或觀(guān)看在線(xiàn)Vivado 設計套件培訓,充分發(fā)揮基于Vivado 設計套件的目標參考設計作用,大幅提升您的生產(chǎn)力。 |