IDT 公司對低噪聲計時(shí)芯片組進(jìn)行優(yōu)化,以滿(mǎn)足無(wú)線(xiàn)基站收發(fā)臺(BTS)射頻卡應用。這款全新芯片組產(chǎn)品對 IDT 廣泛的通信信號鏈產(chǎn)品系列進(jìn)行了補充,為工程師提供所需的工具,幫助他們解決相位噪聲相關(guān)的挑戰,并建立一流的無(wú)線(xiàn)系統。 IDT 8V19N4xx 芯片組包括了JESD204B 相兼容的靈活的射頻鎖相環(huán)(RF PLL)和時(shí)鐘合成器,能滿(mǎn)足2G、3G 和 4G LTE 無(wú)線(xiàn)基礎設施中高頻率和低相位噪聲的需求。通過(guò)采用 IDT 已被驗證的 FemtoClock® NG 技術(shù),這種低相位噪聲特性可使系統的模數和數模轉換器(ADCs/ DACs)實(shí)現高精度和低失真度的目標。這也可提高信號傳輸完整性和信號接收靈敏度,并通過(guò)較低的比特錯誤率(BER)來(lái)增加數據吞吐量。此外,射頻信號路徑中噪聲的減少有助于基站開(kāi)發(fā)者減少系統濾波器要求,從而降低成本和復雜性。 IDT 公司副總裁兼計時(shí)與同步部門(mén)總經(jīng)理 Christian Kermarrec 表示:“我們意識到噪聲會(huì )對射頻信號鏈產(chǎn)生不良影響,并開(kāi)發(fā)出了這款計時(shí)芯片組,為系統工程師提供新工具來(lái)解決這一問(wèn)題。IDT 全新芯片組還具備多個(gè)關(guān)鍵特性,包括 JESD 相兼容的時(shí)鐘功能,以及能夠方便與客戶(hù)特定架構相整合的集成時(shí)鐘抖動(dòng)衰減功能。該新型計時(shí)器件不僅對我們行業(yè)領(lǐng)先的計時(shí)產(chǎn)品系列進(jìn)行了補充,而且也擴充了其他產(chǎn)品,包括面向無(wú)線(xiàn)基礎設施應用的性能領(lǐng)先的數據轉換器、數據壓縮、RapidIO® 和射頻信號鏈產(chǎn)品! IDT 8V19N4xx 芯片組可以生成 JESD204B 應用所需的同步且高度可配置時(shí)鐘和 SYSREF 信號。這就允許客戶(hù)采用一個(gè)具備高靈活度且高性?xún)r(jià)比的標準計時(shí)芯片,而非多個(gè)鎖相環(huán)、合成器和緩沖器。另外,該器件具有集成時(shí)鐘抖動(dòng)衰減特性,可簡(jiǎn)化系統設計,并通過(guò)支持低成本、低頻率的外部 VCXO 來(lái)降低系統成本。 供貨 IDT 8V19N4xx 器件目前處于合格客戶(hù)送樣階段,采用標準的 VFQFPN 封裝。射頻鎖相環(huán)和高頻合成器可同其他器件進(jìn)行搭配,從而增加應用中的靈活性。欲了解更多有關(guān) IDT 領(lǐng)先時(shí)鐘 IC 和計時(shí)解決方案的信息,敬請登陸 www.idt.com/go/timing 。 |