![]() AE210P with APB bus only AE210P with AHB Bus Matrix 32位CPU的嵌入式產(chǎn)品正以驚人的速度蓬勃發(fā)展,襲卷整個(gè)消費性市場(chǎng)。亞洲首家以原創(chuàng )性32位微處理器IP與系統芯片設計平臺為主要產(chǎn)品的晶心科技(Andes Technology),近期推出AndeShape AE210P適合客戶(hù)打造物聯(lián)網(wǎng)、穿戴式裝置低功耗MCU的 平臺IP,搭配適合MCU應用的AndesCore N7、N8、N9及N10。其靈活的可配置性及優(yōu)異的效能,可應用于當今MCU領(lǐng)域的各種熱門(mén)應用,如物聯(lián)網(wǎng)、穿戴式裝置、智能感測裝置、醫療電子、智能型家電、觸控面板、無(wú)線(xiàn)充電及電源管理IC等等。 晶心AndeShape AE210P平臺提供靈活且多樣化的配置,客戶(hù)可以選取最適合的周邊IP配置,再進(jìn)一步做優(yōu)化。以追求最佳SoC成本而言,AE210P的總線(xiàn)結構可以簡(jiǎn)化為一個(gè)APB總線(xiàn)加基本的周邊IP,其最小閘數僅11K。而當追求最高性能時(shí),AE210P的配置還可再增加一個(gè)AHB總線(xiàn)矩陣 (bus matrix)。AE210P可配置的周邊IP包括DMA Controller、PWM、Watchdog Timer、Real Time Clock、UART Controller、SPI Controller、I2C Controller及支持AHB/ Master/Slave及APB總線(xiàn)相關(guān)的控制器。所有的總線(xiàn)控制器、橋接控制器和AE210P的周邊功能模塊的設計都以減少頻率延遲、邏輯閘數及功耗為目的,以達到優(yōu)化的系統效能及成本。經(jīng)由AE210P所提供的接口,客戶(hù)可以輕易地插入自己的模塊(modules),并且只需要驗證自己的設計。這大大地提升了產(chǎn)品開(kāi)發(fā)設計的效率和質(zhì)量,并縮短產(chǎn)品上市的時(shí)間。 晶心科技技術(shù)長(cháng)兼資深研發(fā)副總經(jīng)理蘇泓萌博士表示,AE210P提供一個(gè)完整驗證的整合式平臺,涵蓋大部分MCU都需要使用到的功能。選擇適當的配置,及TSMC 90LP的標準組件庫,在高效能的應用,其速度可達200MHz;而功耗在50MHz low active mode 可小至98uW(82uA),適于客戶(hù)使用在物聯(lián)網(wǎng)或穿戴式裝置要求極低功耗和長(cháng)時(shí)間電池壽命的應用中。同時(shí)客戶(hù)可以很容易的達到預定效能的目標,并且加速完成開(kāi)發(fā)的工作。AE210P對各種MCU常用的NOR Flash存取加速的支持就是一個(gè)最佳的例子。除了SPI可讓程序直接從Serial Flash執行,透過(guò)晶心現有的FlashFetch功能也能加速從Parallel Flash執行。用戶(hù)只要將自己的模塊整合于其中,就可以完成SoC的設計,大幅縮短了開(kāi)發(fā)的時(shí)間。而對那些需要高度優(yōu)化的SoC設計師,AE210P也可讓他們針對各別IP做配置(configure)。對于使用8位或16位MCU的廠(chǎng)商,AE210P的發(fā)展平臺可以幫助他們快速地切進(jìn)32位MCU的領(lǐng)域。AE210P與AndesCore CPU IP結合可以搭配AndeSight™ IDE的整合型發(fā)展環(huán)境及BSP所提供的工具鏈、范例程序、開(kāi)源碼的FreeRTOS實(shí)時(shí)操作系統。此外AE210P是一個(gè)軟核IP的平臺,可適用于任何半導體制程,還可在晶心的FPGA發(fā)展板Orca上進(jìn)行評估或發(fā)展軟件程序。整體而言,晶心科技針對32位MCU所提供的軟硬件及支持兩線(xiàn)ICE除錯系統的整合解決方案,不論在MCU廠(chǎng)商開(kāi)發(fā)上或推廣給系統廠(chǎng)開(kāi)發(fā),均能從效能及成本上幫助客戶(hù)創(chuàng )造出最具競爭力的產(chǎn)品。 |