搜索
熱門(mén)關(guān)鍵詞:
HDMI
CPLD
Avago
Cortex-M0
AVR
手機版
官方微博
微信公眾號
登錄
|
免費注冊
首頁(yè)
新聞
新品
文章
下載
電路
問(wèn)答
視頻
職場(chǎng)
雜談
會(huì )展
工具
博客
論壇
在線(xiàn)研討會(huì )
技術(shù)頻道:
單片機/處理器
FPGA
軟件/編程
電源技術(shù)
模擬電子
PCB設計
測試測量
MEMS
系統設計
無(wú)源/分立器件
音頻/視頻/顯示
應用頻道:
消費電子
工業(yè)/測控
汽車(chē)電子
通信/網(wǎng)絡(luò )
醫療電子
機器人
當前位置:
EEChina首頁(yè)
›
論壇
›
新手園地
返回列表
查看:
4905
|
回復:
4
體波石英晶體元件的功率消耗
[復制鏈接]
賈延安
賈延安
當前離線(xiàn)
積分
177969
電梯直達
樓主
發(fā)表于 2010-6-17 14:25:58
|
只看該作者
|
只看大圖
|
倒序瀏覽
|
閱讀模式
貿澤電子有獎問(wèn)答視頻,回答正確發(fā)放10元微信紅包
關(guān)鍵詞:
石英晶體
,
體波
由體波石英晶體元件構成的振蕩
電路
和壓控振蕩電路諧振元素具有卓越的長(cháng)期和短期頻率穩定度。最早使用體波石英晶體來(lái)控制振蕩電路頻率的歷史可以追溯到1919年,當時(shí),衛斯理大學(xué)(Wesleyan University)的W.G.Cady教授首先使用了一片石英晶體來(lái)控制
振蕩器
的輸出頻率。除了看似簡(jiǎn)單的電路結構外,振蕩
放大器
的非線(xiàn)性行為和非線(xiàn)性石英晶體元件一直是人們積極研究和開(kāi)發(fā)的主題。
振蕩器設計過(guò)程的一個(gè)因素是振蕩電路組成中體波石英晶體元件的功率消耗。在振蕩器中,作為工作點(diǎn)函數的這種功率消耗差別非常大。功率消耗非常低的體波石英晶體元件可能產(chǎn)生反常的非線(xiàn)性行為,并頻繁導致振蕩器啟動(dòng),或者功耗比較大時(shí)而表現出的不同頻率溫度行為。
相比之下,體波石英晶體元件過(guò)多的功率消耗可能增加不必要的電路功率,加速器件老化,甚至使某些特殊的石英晶體元件發(fā)生失效。本文將為石英晶體元件和振蕩器設計提供足夠的背景知識,使設計工程師可以估算體波石英晶體元件的功耗和理解使振蕩器中石英晶體功耗維持在一定范圍內的方法。
巴特沃斯 Van-Dyke模型
體波石英晶體元件的基本諧振原理可以使用巴特沃斯Vab-Dyke模型建模,如圖1所示。該模型中 R1、L1和C1組成諧振支路,可以等效石英晶體的壓電特性。C0代表石英晶體諧振子兩個(gè)電極之間的
電容
和封裝引腳X1與X2之間的封裝電容。C0的值可以通過(guò)在晶體封裝引腳之間增加板級電容而增加。
1.jpg
圖1 通過(guò)巴特沃斯Van-Dyke模型建模的石英晶體元件模型
一個(gè)25MHz AT方向切片的石英晶體引腳X1和X2之間的實(shí)際和等效器件(等效電容等)所產(chǎn)生的共振頻率如圖1所示。在振蕩支路中,當振蕩頻率遠低于或高于串聯(lián)諧振頻率,其阻抗被電極電容C0所控制。當振蕩頻率接近振蕩支路串聯(lián)諧振頻率時(shí),阻抗由振蕩支路的諧振特性所支配。當振蕩頻率非常接近串聯(lián)諧振頻率時(shí),實(shí)際器件的阻抗大約等于
電阻
R1,等效器件的阻抗大約是0。
振蕩電路中的石英晶體
在普通皮爾斯振蕩電路(Pierce Circuit)中,石英晶體振蕩器拓撲結構的頻率主要由石英晶體決定,如圖2所示。在穩態(tài)時(shí),其振蕩頻率大約等于石英晶體元件的串聯(lián)諧振頻率,開(kāi)環(huán)增益和開(kāi)環(huán)相位是一致的,分別是2π的整倍數。
2.jpg
圖2 皮爾斯振蕩電路的頻率主要由石英晶體決定
如果皮爾斯拓撲結構的非線(xiàn)性增益大于某個(gè)最小值,而且非線(xiàn)性延時(shí)提供了滿(mǎn)足接近石英晶體單元串聯(lián)諧振頻率相移條件的足夠相移,它就可以很好地使振蕩頻率接近石英晶體串聯(lián)諧振頻率而使振蕩器進(jìn)入穩態(tài)。如果振蕩能夠滿(mǎn)足這些條件,當放大器延遲改變時(shí),輸入/輸出放大器的波形幅值包跡將隨著(zhù)時(shí)間增加,直到穩態(tài)振蕩條件得到滿(mǎn)足。在許多情況下,當峰峰值輸出幅值達到供電
電壓
和地之間的差值時(shí),放大器增益就可以達到一個(gè)基本不變的穩態(tài)值。
在振蕩的穩態(tài),振蕩器的功率消耗可以通過(guò)計算石英晶體元件輸出波形的有效值(RMS),以及振蕩頻率下的石英晶體阻抗來(lái)獲得。通常,如果振蕩器的振蕩頻率相對串行諧振頻率是已知的,而且在振蕩頻率下的振蕩器波形幅度有效值也是已知的,諧振器的功率消耗就可以計算出來(lái)。
諧振電路模型的功率消耗
巴特沃斯Van-Dyke諧振模型包括一個(gè)電阻項R1,用于代表振蕩頻率接近基頻時(shí)壓電介質(zhì)材料的損耗。如果有效電壓為Vrms的正弦電壓源被加到諧振模型上,并且它的頻率在一定范圍內可調節,頻率從低于振蕩器串行諧振頻率到高于串行諧振頻率,諧振器的功率消耗就可以通過(guò)驅動(dòng)源頻率ω相對于串行諧振頻率的函數計算,如公式(1)。
3.jpg
(1)
當驅動(dòng)源的頻率接近串行諧振頻率ω0時(shí),諧振器的功率消耗達到一個(gè)最大值Vrms2/R1。由于驅動(dòng)源頻率和ω0之間頻率差的存在,當頻率差增加時(shí),諧振電路的功耗將降低。
結論
如果計算振蕩放大器中石英晶體的功率消耗,必須知道放大器的穩態(tài)、信號幅值和輸入電容等參數,這樣才能確定石英晶體元件阻抗特性中的合適工作點(diǎn)。很明顯,為了降低石英晶體元件的功率消耗,振蕩器的工作頻率不能在石英晶體的串聯(lián)諧振頻率上。放大器的輸入電容必須低于石英晶體元件的高輸入電抗。
在石英晶體的功率消耗是非常重要的參數應用中,振蕩放大器的輸入阻抗和石英晶體的端電壓的選擇必須滿(mǎn)足振蕩器功率消耗約束的范圍。
作者:LSI公司 Shawn Logan
收藏
0
頂
1
踩
0
相關(guān)文章
•
晶體諧振器的工作原理
•
Diodes Incorporated 高可靠性石英晶體可承受汽車(chē)應用的嚴苛環(huán)境
•
晶振的精度受哪些因素影響
•
25mHZ石英晶體振蕩器電路圖
•
時(shí)鐘元件是什么東西?
•
集成晶體的可編程時(shí)鐘可提供多種設計優(yōu)勢而無(wú)性能折衷
•
石英晶體測試系統中DDS信號源設計
•
晶體振蕩器的原理與操作:第2部分——振蕩器:如何生成精確時(shí)鐘源
•
ECS 發(fā)布領(lǐng)先的SMD石英晶體產(chǎn)品,具有更嚴格的穩定性和容差水平
•
晶振決定數字電路的生與死
回復
舉報
陳小東
陳小東
當前離線(xiàn)
積分
19
沙發(fā)
發(fā)表于 2011-2-7 22:45:43
|
只看該作者
唉~
回復
支持
反對
舉報
陳小東
陳小東
當前離線(xiàn)
積分
19
板凳
發(fā)表于 2011-2-7 22:46:03
|
只看該作者
唉~
回復
支持
反對
舉報
runner
runner
當前離線(xiàn)
積分
93
地板
發(fā)表于 2011-2-11 01:07:27
|
只看該作者
沒(méi)明白,下次再看看
回復
支持
反對
舉報
spy007868
spy007868
當前離線(xiàn)
積分
11994
地下室
發(fā)表于 2013-11-13 08:30:41
|
只看該作者
復制下來(lái)。。。。!我自己好好學(xué)習。。。。。。。。。。。!
謝謝.jpg
(8.65 KB)
下載附件
2013-11-13 08:30 上傳
回復
支持
反對
舉報
返回列表
高級模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登錄后才可以回帖
登錄
|
立即注冊
本版積分規則
發(fā)表回復
回帖后跳轉到最后一頁(yè)
關(guān)于我們
-
服務(wù)條款
-
使用指南
-
站點(diǎn)地圖
-
友情鏈接
-
聯(lián)系我們
電子工程網(wǎng)
© 版權所有
京ICP備16069177號
| 京公網(wǎng)安備11010502021702
快速回復
返回頂部
返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页