極具成本效益的磁卡讀卡器設計

發(fā)布時(shí)間:2015-10-28 14:54    發(fā)布者:designapp
關(guān)鍵詞: 讀卡器 , CY8C28243
  那以后,這個(gè)概念已被擴展應用于許多不同產(chǎn)品,如軟盤(pán)、音頻/視頻磁帶、硬盤(pán)以及磁條卡。本文將主要討論在全球金融交易和門(mén)禁控制中得到廣泛使用的磁條卡。
  讀取磁條卡除了需要解碼數據的數字邏輯外還要求很重要的模擬電路。在磁卡上記錄數據是數字化的過(guò)程,通過(guò)沿著(zhù)磁條長(cháng)度磁化粒子完成。而成功讀取磁卡具有相當大的挑戰性,因為在實(shí)際應用中傳感器信號的幅度會(huì )隨著(zhù)劃卡速度、磁卡質(zhì)量和讀卡磁頭的靈敏度而變化。此外,頻率也會(huì )隨著(zhù)劃卡速度變化而變化。這就要求模擬電路能夠適應這種變化,無(wú)失真地處理傳感器信號。本文將介紹如何處理傳感器信號變化的機制。
  磁性與磁卡
  為了理解劃卡速度、磁卡質(zhì)量和傳感器靈敏度的影響,了解信息是如何存儲在卡上的以及如何被讀卡頭檢測出來(lái)很重要。在磁性存儲系統中,信息用諸如氧化鐵等磁化材料上的極性圖案表示。圖1顯示了涂覆在磁化材料上的磁條。磁化材料上的顆?赡芴幱谀撤N特定的排列方向,或者因以前沒(méi)有受到特定方向磁場(chǎng)的照射而處于隨機方向。然而,如果施加一定的外部磁場(chǎng),磁條上的顆粒將按照外部磁場(chǎng)排列方向。
  


  圖1:在外部磁場(chǎng)的影響下磁化材料按特定方向排列
  在實(shí)用化系統中需要用到一個(gè)寫(xiě)入磁頭,它其實(shí)就是繞在磁心上的一個(gè)線(xiàn)圈。通過(guò)控制線(xiàn)圈中的電流方向可以很容易編程磁場(chǎng)方向。這有助于在磁卡上形成南北極圖案。磁極之間的空隙越窄,磁卡上能夠編程的數據密度就越高。
  在F2F編碼機制中,如果在比特周期內發(fā)生磁極轉換,那就代表邏輯1,否則代表邏輯0.例如圖3所示,如果比特周期是Δ,而磁極轉換發(fā)生在Δ/2處,那么這個(gè)比特就是邏輯1,否則就是邏輯0.注意,邏輯1和邏輯0在磁卡上占據的長(cháng)度是相同的。不過(guò)比特周期Δ會(huì )隨劃卡速度而變化,這個(gè)問(wèn)題在讀卡中必須加以解決。
  


  圖2:用電磁體磁化磁條表示邏輯1和邏輯0,其中用到了F2F編碼機制
  


  圖3:磁極圖案和數據
  值得注意的是,比特周期長(cháng)度對邏輯1和邏輯0來(lái)說(shuō)都是相同的。
  根據信息量的多少,數據將被編碼在不同的行,這個(gè)行被稱(chēng)為磁道。一個(gè)磁卡上最多可以有3條磁道。
  


  圖4:磁卡上的磁道
  讀過(guò)程正好相反,它需要使用一個(gè)結構上與圖2所示的線(xiàn)圈-磁芯相同的讀卡頭。需要注意的是,每個(gè)磁道要有一個(gè)傳感器。在劃卡時(shí),源自磁條的磁場(chǎng)將在讀卡頭線(xiàn)圈中感應出電壓。圖5顯示了從讀卡頭得到的波形。
  


  圖5:讀卡頭(傳感器)信號
  信號在每次磁通量轉換時(shí)出現峰值。這是因為在磁極邊緣具有高密度的磁通量。正如你看到的那樣,信息是用信號峰值的位置表示的。峰值檢測器電路可以解碼這個(gè)信號,或者使用閾值非常接近信號峰值的磁滯比較器。不過(guò)在我們將這個(gè)信號交給檢測器電路之前,還需要進(jìn)行額外的處理,原因如下:
  劃卡速度:劃卡速度的單位規定為英寸/每秒(IPS)。一般來(lái)說(shuō),要求磁卡讀卡器能在5 IPS至50 IPS的劃卡速度范圍內正常工作。傳感器信號的幅度隨劃卡速度變化而變化。劃卡速度增加,讀卡頭中的線(xiàn)圈切割的磁通量變化速度也增加,因此信號幅度會(huì )變大。與之相反,當劃卡速度變慢時(shí),信號幅度將降低,從而增加數據讀取的難度。
  磁卡質(zhì)量:隨著(zhù)時(shí)間的推移以及使用量的增加,卡的質(zhì)量將隨著(zhù)磁場(chǎng)強度的降低以及由于磁卡上的灰塵與刮擦而引起的失真加大而下降。這些因素綜合在一起將降低傳感器信號的幅度。
                  讀卡頭靈敏度:讀卡頭靈敏度取決于線(xiàn)圈匝數以及讀卡頭與磁條之間的間距。
  由于所有這些參數的影響,信號幅度可能在幾百個(gè)uV至幾十個(gè)mV之間變化。這個(gè)范圍可以用放大器進(jìn)行補償。但不能用固定增益放大器。當劃卡速度很高,卡的質(zhì)量又很好時(shí),放大器輸出可以飽和到電源軌電壓。而當信號飽和時(shí),用兩個(gè)連續峰值之間的時(shí)間差代表的信息將丟失。因此如實(shí)地放大傳感器信號、不至于使波形發(fā)生飽和或改變很重要。這就要求使用增益可配置的放大器,以便我們隨時(shí)調整增益。要做到這一點(diǎn),系統必須能夠檢測信號變弱的時(shí)刻。這可以用跟蹤傳感器信號的ADC尋找近似的信號峰值來(lái)實(shí)現。
  圖6顯示了一個(gè)完整的系統。最好將放大電路做成兩級,用ADC接收第一級電路的輸出。這樣就無(wú)需高分辨率ADC,8位ADC就足以滿(mǎn)足這種應用需求。第一級可以是固定增益的放大器,也可以是可變增益放大器。第二級是可變增益放大器。CPU讀取ADC結果,并通過(guò)調整增益使第二級放大器的信號輸出達到最佳。第二級放大器的輸出送到峰值檢測器/磁滯比較器電路進(jìn)行峰值檢測。來(lái)自檢測器的脈沖輸出被饋送至定時(shí)器進(jìn)行時(shí)間差測量,然后由CPU解碼出1和0.
  


  圖6:磁卡讀卡器框圖
  至此仍然存在增益更新之前是否有數據丟失的問(wèn)題。為了避免這個(gè)問(wèn)題,磁卡的兩頭會(huì )用前導零進(jìn)行編碼以實(shí)現同步(這樣可以支持雙向劃卡)。這樣做的目的是使解碼器同步于劃卡速度。舉例來(lái)說(shuō),在磁道1中,共有約62個(gè)前導零。磁道1具有210個(gè)比特的數據密度。因此我們可以估算出劃卡速度為5 IPS時(shí)前導零將持續約60ms時(shí)間,劃卡速度為50 IPS時(shí)前導零將持續6ms.對另外兩個(gè)磁道來(lái)說(shuō)或多或少是相同的,如圖7所示。在人為劃卡時(shí)一開(kāi)始就是50 IPS的劃卡速度是不可能,因此系統具有比6ms長(cháng)得多的時(shí)間來(lái)測量峰值并調整增益。圖8顯示了增益控制過(guò)程。
  


  圖7:磁卡中三個(gè)磁道的內容
  需要注意的是,CPU在劃卡期間可能會(huì )持續精細調整增益以適應變化的幅度。正常情況下,順著(zhù)劃卡的方向,劃卡速度會(huì )增加,從而增加信號幅度。注意,在使用以恒定速度劃卡的自動(dòng)劃卡機時(shí)這個(gè)觀(guān)點(diǎn)是不正確的。
  


  圖8:增益改變過(guò)程
  實(shí)現磁卡讀卡器
  圖9顯示了基于賽普拉斯PSoC 1的雙磁道磁卡讀卡器實(shí)現方案。PSoC 1處理器具有與8位處理器內核集成在一起的可配置模擬和數字塊,在單顆芯片上集成了所有的功能。需要注意的是,圖中所示的無(wú)源器件是在處理器的外部。
  


  圖9:PSoC 1磁卡讀卡器
  由于傳感器信號可能是負的,因此必須用直流進(jìn)行偏置。在PSoC 1中,模擬信號可以以不同于電源地的地為參考。這個(gè)地被稱(chēng)為模擬地(AGND),輸入信號被鉗位到這個(gè)模擬地。信號隨后用可編程增益放大器(PGA)進(jìn)行兩級放大。PGA是用連續時(shí)間模擬模塊實(shí)現的。它具有一個(gè)電阻陣列,當配置為放大器時(shí)用于改變增益。增益可以被配置為1至48之間18個(gè)選項之一。CY8C28243 PSoC 1集成了一個(gè)最大采樣速率為150ksps的10位SAR ADC.
  CPU讀取ADC,然后控制放大器增益。放大后的信號送到磁滯比較器產(chǎn)生邊沿接近信號峰值的數字信號。CPU隨后必須調整放大器增益,使其閾值接近峰值但不超過(guò)峰值。這有助于避免磁卡發(fā)生抖動(dòng)時(shí)出現定時(shí)誤差。磁滯比較器輸出則送到定時(shí)器進(jìn)行脈沖寬度測量。CPU讀取定時(shí)器輸出,并解碼為邏輯1或0的數據。當劃卡結束時(shí),CPU打包數據比特,檢查是否有錯誤,然后通過(guò)I2C、SPI或UART接口將數據送給主機。
               
本文地址:http://selenalain.com/thread-154922-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页