基于 FPGA 的 MPEG-4 編解碼器

發(fā)布時(shí)間:2010-7-18 00:10    發(fā)布者:conniede
關(guān)鍵詞: FPGA , MPEG-4 , 編解碼器
您是否曾想在您的 FPGA 設計中使用先進(jìn)的視頻壓縮技術(shù),卻發(fā)現實(shí)現起來(lái)太過(guò)復雜?現在您無(wú)需成為一名視頻專(zhuān)家就能在您的系統中使用視頻壓縮。賽靈思新推出的 MPEG-4 編碼器/解碼器核可以幫助您滿(mǎn)足視頻壓縮需求。   

視頻和多媒體系統正變得日益復雜,因此能否獲得適用于您的系統的低成本的可靠 IP 核對您的產(chǎn)品上市極為關(guān)鍵。特別是,視頻壓縮算法與標準已變成極為復雜的電路,需要花費很長(cháng)時(shí)間來(lái)設計,并且常常成為系統測試和發(fā)貨的瓶頸。這些 MPEG-4 簡(jiǎn)易 (simple profile) 編碼器/解碼器核也許正好能滿(mǎn)足您下一個(gè)多媒體系統設計的需要。
  
應用
  
MPEG-4 第 2 部分是下列國際視頻編碼標準系列中最新的標準:H.261、MPEG-1、MPEG-2 和 H.263。該標準于 1999 年被 ISO/IEC 批準作為《國際標準 14 496-2》(MPEG-4 第 2 部分)。MPEG-4 第 2 部分視頻編解碼器為大量多媒體應用提供了一個(gè)卓越的基礎。該標準提供了一組特征和等級,可滿(mǎn)足大量不同應用要求,如幀尺寸和使用差錯恢復工具。這些應用的例子包括廣播、視頻編輯、電話(huà)會(huì )議、安全/監視、以及消費電子應用。
  
MPEG-4 第 2 部分使用的視頻編碼算法是從之前的編碼標準發(fā)展而來(lái)。幀數據分成 16×16 個(gè)宏塊,每個(gè)宏塊包含 6 個(gè) 8×8 塊,用于 YCbCr 4:2:0 格式化數據。采用半像素分辨率對運動(dòng)進(jìn)行估計可被用來(lái)對來(lái)自前一幀的預測塊進(jìn)行高效編碼,而離散余弦變換 (DCT) 則提供了殘余處理功能,以創(chuàng )建當前幀的更詳細的視圖。簡(jiǎn)易壓縮標準提供 12 位分辨率的 DCT 系數,和每個(gè)采樣 8 位的采樣和重建幀數據。MPEG-4 簡(jiǎn)易編碼的效率在一系列編碼位速率下均優(yōu)于在 MPEG-2 中使用的上一代的編碼效率。
  
典型的多媒體系統可以使用 MPEG-4 在一個(gè)更大的系統中作為視頻壓縮組件。這種系統的一個(gè)例子就是端到端視頻會(huì )議系統,它可以在兩個(gè)或多個(gè)與會(huì )者之間傳送壓縮的位流。這些源的名稱(chēng)可以改變系統要求,因為會(huì )議的主要演講者或出席者可能需要較高分辨率的視頻和音頻。這種類(lèi)型的系統可以擴展至視頻監視和安全應用,顯示臺用戶(hù)可以決定對所有視頻相機使用鑲嵌幕顯示,還是聚集于某個(gè)相機視圖,以進(jìn)行詳細的實(shí)時(shí)分析。這些應用要求流的選擇在接收器處進(jìn)行,且能夠處理實(shí)時(shí)查看規范。
      
FPGA 提供了卓越的可編程并發(fā)處理平臺,可支持各種系統要求,同時(shí)又能滿(mǎn)足系統吞吐率需求。賽靈思® MPEG-4 解碼器核可以使用專(zhuān)門(mén)針對您的應用和系統要求而定制的可伸縮的多流接口來(lái)構建,同時(shí) MPEG-4 編碼器和解碼器還可支持用戶(hù)規定的最大幀尺寸。
  
體系結構

圖1
圖2
  
圖 1 和 2 分別顯示了 MPEG-4 簡(jiǎn)易編碼器和解碼器核的框圖。這些設計采用了基于硬件的流水線(xiàn)架構,編碼器上提供了一個(gè)主機接口,用于實(shí)現軟件控制的速率控制。使用內含的存儲器控制器,編碼器的原始捕捉序列和解碼器的重建幀被存儲在片外存儲器中,以便快速、低延遲地存取像素數據。它還提供了一個(gè)簡(jiǎn)單的 FIFO 接口,用于傳輸壓縮位流,解碼器可根據用戶(hù)指定數量的位流定制構建。它還包含一個(gè)系統接口,以實(shí)現最大的可控制性和可觀(guān)測性。
  
要創(chuàng )建可滿(mǎn)足不同應用需求的可伸縮多流設計,隨核附帶的產(chǎn)品包中包含了大量用戶(hù)指定編譯時(shí)參數,從而使您可定制編碼器和解碼器。要創(chuàng )建資源高效的設計,您還可以設定最大支持幀的寬度和高度。那么編譯后的設計將包含足夠的存儲器和寄存器,以支持低于或等于這兩個(gè)參數的任意幀尺寸。其它參數可以讓您對最終設計的伸縮性進(jìn)行完全控制,精心構建一個(gè)專(zhuān)用于您的應用的系統。  
表 1 和表 2 根據對最大支持幀尺寸和解碼器輸入位流數量的不同參數設置列出了編碼器和解碼器核的 FPGA 資源。表 1 中的所有編碼器設計都使用了 16 個(gè)嵌入式 XtremeDSP™ 切片,而表 2 中的解碼器則使用了 32 個(gè)嵌入式 XtremeDSP 切片。這些設計針對 Virtex™-4 元件,這些元件包含大量 18 Kb 塊 SelectRAM™ 存儲器和嵌入式 XtremeDSP 切片。其它兼容 FPGA 系列包括 Virtex-II、Virtex-II Pro 和 Spartan™-3 器件。 請注意,解碼器設計可以自動(dòng)根據要支持的位流數實(shí)例化輸入 FIFO 數和支持多路復用/分用電路。MPEG-4 編碼器可實(shí)現每秒約 48,000 個(gè)宏塊的吞吐率,提供了超過(guò)簡(jiǎn)易等級 5 吞吐率規范的足夠動(dòng)力。同時(shí),MPEG-4 解碼器設計可以保持每秒約 168,000 個(gè)宏塊的吞吐率,提供了對兩個(gè)逐行 SDTV(720×480,60 fps)視頻流或 14 個(gè) CIF 分辨率視頻流進(jìn)行解碼的足夠吞吐率。該解碼器吞吐率是等級 5 簡(jiǎn)易編碼器和解碼器核所需吞吐率的四倍以上。

  
結論
  
MPEG-4 簡(jiǎn)易編碼器與解碼器核采用獨有的、可伸縮的、多流功能設計,以滿(mǎn)足您的特定系統需求。大量的不同應用可以在多媒體系統中利用這些核,包括視頻會(huì )議、安全與監視、以及您要向世界展示的任何令人激動(dòng)的新消費應用。

這些視頻設計采用了高吞吐率、流水線(xiàn)架構以及足夠的可定制參數,以創(chuàng )建專(zhuān)用于您的應用的資源高效的設計! 
本文地址:http://selenalain.com/thread-15498-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页