基于SRAM的FPGA技術(shù)創(chuàng )新: 快速安全啟動(dòng)機制深度解析

發(fā)布時(shí)間:2025-4-28 19:40    發(fā)布者:eechina
關(guān)鍵詞: SRAM , FPGA , Avant
作者:萊迪思半導體

在可編程邏輯器件領(lǐng)域,基于SRAM的FPGA經(jīng)常被誤解。這些FPGA具有極高的靈活性和可重新配置特性,是從消費電子到航空航天等各類(lèi)應用的理想選擇。此外,基于SRAM的FPGA還能帶來(lái)高性能和低延遲,非常適合實(shí)時(shí)數據處理和高速通信等要求苛刻的任務(wù)。

一個(gè)常見(jiàn)的誤解是,基于SRAM的FPGA會(huì )因啟動(dòng)時(shí)間較長(cháng)而不堪負荷。通常的說(shuō)法是,由于其配置數據存儲在片外,特別是在加密和需要驗證的情況下,將這些信息加載到FPGA的過(guò)程就成了瓶頸。然而,對于許多基于SRAM的現代FPGA來(lái)說(shuō),這種觀(guān)點(diǎn)并不成立,萊迪思Avant FPGA平臺就是最佳范例,它的獨特創(chuàng )新打破了啟動(dòng)時(shí)間限制,啟動(dòng)時(shí)間比同類(lèi)FPGA快10倍。



萊迪思Avant FPGA屬于中端FPGA,其可編程結構采用SRAM技術(shù),這意味著(zhù)配置是易失的,必須在上電時(shí)加載。配置數據或位流通常存儲在外部非易失性存儲器中,如SPI閃存或MRAM。此外,為了增強安全性,Avant器件支持使用AES-256-GCM對位流進(jìn)行加密,并通過(guò)ECDSA或RSA進(jìn)行驗證。配置文件加密的使用取決于管理秘鑰的步驟。這種管理包括密鑰的生成、程序對密鑰的存儲、將密鑰安全注入FPGA器件,以及保護、撤銷(xiāo)和更新密鑰的安全架構。

萊迪思Avant FPGA采用多層次的密鑰管理方法,包括使用被稱(chēng)為物理不可克隆功能(PUF)的獨特硬件可信根、安全的出廠(chǎng)配置、靈活的用戶(hù)密鑰生成和存儲選項(eFuse和BBRAM),以及具有強大位流加密和驗證功能的安全啟動(dòng)過(guò)程,所有這些都在專(zhuān)用的嵌入式安全模塊中進(jìn)行管理,并通過(guò)萊迪思Radiant軟件進(jìn)行配置。欲了解更多詳情,請在此下載用戶(hù)指南。

然而,有人認為這些因素必然導致啟動(dòng)時(shí)間過(guò)長(cháng),這一觀(guān)點(diǎn)忽略了Avant FPGA為確?焖俑咝У南到y啟動(dòng)而采用的先進(jìn)技術(shù)。

讓我們探討其中一些關(guān)鍵的創(chuàng )新,了解萊迪思如何實(shí)現上述目標:
•        早期I/O啟用功能:Avant FPGA實(shí)現快速啟動(dòng)的核心要素之一是其獨特的早期I/O啟用技術(shù)。該創(chuàng )新方案允許器件左右兩側的特定I/O組在位流處理初始階段即激活并進(jìn)入用戶(hù)預設的驅動(dòng)狀態(tài)。通過(guò)這種方式,關(guān)鍵系統接口能夠在配置周期極早期完成初始化并投入運作,從而為整個(gè)系統實(shí)現“瞬時(shí)啟動(dòng)”的響應能力。與傳統方案需要等待完整位流加載不同,采用該技術(shù)的系統可在5毫秒內實(shí)現與FPGA I/O端口的交互,大幅縮短了系統啟動(dòng)時(shí)間。
•        超高速配置接口:Avant系列FPGA配備基于串行外設接口(SPI)的高速配置系統‌。該接口支持串行/雙線(xiàn)/四線(xiàn)模式,其中高性能八線(xiàn)SPI(x8,雙倍傳輸速率)可實(shí)現160MHz工作頻率,實(shí)現位流從外部存儲器至FPGA配置SRAM的極速傳輸,有效縮短整體配置周期‌。器件啟動(dòng)時(shí)采用快速簽名驗證及前導碼檢測機制‌,加速加載進(jìn)程。
•        位流壓縮:為了進(jìn)一步加快配置過(guò)程,Avant FPGA支持位流壓縮。通過(guò)壓縮配置數據,存儲在外部存儲器中的位流最多可減小75%,從而加快了配置接口的下載速度。然后,FPGA會(huì )在配置過(guò)程中有效地解壓縮這些數據。
•        TransFR(透明重新配置):雖然TransFR技術(shù)主要側重于最大限度地減少更新過(guò)程中的系統中斷,但它也提高了Avant配置效率。它允許在FPGA繼續運行時(shí)對非易失性存儲器進(jìn)行后臺編程或重新配置。當使用TransFR啟動(dòng)重新配置時(shí),I/O狀態(tài)將被捕獲,以保持SRAM更新期間的系統穩定性。這一功能凸顯了配置機制的速度和可控性。



觀(guān)看視頻了解萊迪思中端Avant-G FPGA令人驚嘆的啟動(dòng)速度。與同類(lèi)競品相比,萊迪思Avant FPGA的啟動(dòng)時(shí)間大大加快,使其成為安防和安全關(guān)鍵應用的首選。



總之,雖然像萊迪思Avant這樣基于SRAM的FPGA確實(shí)依賴(lài)于片外配置存儲來(lái)提供加密和驗證等高級安全功能,但它們的啟動(dòng)速度本身并不慢。通過(guò)創(chuàng )新技術(shù),如早期I/O啟用、超快配置接口、位流壓縮和高效的重新配置機制(如TransFR),萊迪思Avant FPGA有效地化解了啟動(dòng)時(shí)間長(cháng)的痛點(diǎn),提供了快速的系統啟動(dòng),并實(shí)現了廣泛的高性能應用。除了安全性和靈活性之外,它還能確保從上電開(kāi)始就能獲得無(wú)縫、快速的用戶(hù)體驗。

本文地址:http://selenalain.com/thread-886629-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页