TI 最近推出了幾款 JESD204B 數模轉換器 (DAC) ,其中包含的求和模塊是高速四通道 DAC 的最新功能。它位于內插濾波器及復合混頻器后面的信號路徑中,可幫助兩個(gè)復合數字路徑在進(jìn)行模擬轉換之前加在一起。 我能使用求和模塊做什么? 如果您需要使用一個(gè)發(fā)送器同時(shí)發(fā)送兩個(gè)不同的頻帶(例如采用一個(gè)寬帶發(fā)送器發(fā)送兩個(gè)不同的蜂窩頻帶),那這個(gè)功能就很適合您。求和模塊可承擔 FPGA 中的頻率分離創(chuàng )建工作,將該工作交由 DAC 完成。 圖 1 是 DAC38J84 中的四個(gè)數字路徑,稱(chēng)之為 A、B、C 和 D。它們可作為兩個(gè)復合路徑,即 A-B 和 C-D。兩個(gè)復合路徑都提供內插和 NCO 數字混頻,可在四通道 DAC 中為您提供兩個(gè)數字模塊上變頻器。 圖 1:DAC38J84 的示意圖,其中多頻帶求和模塊用藍色顯示 在不使用求和模塊時(shí),這兩個(gè)上變頻器可分別用來(lái)確定進(jìn)入 DAC A 和 B(對應一個(gè)發(fā)送器)以及進(jìn)入 DAC C 和 D(對應另一個(gè)發(fā)送器)的最終數據,假定四通道 DAC 連接兩個(gè)復合調制器。 在使用求和模塊時(shí),無(wú)需所有四個(gè)輸出 DAC,只需使用 DAC A 和 B,因此一個(gè)模擬復合信號只提供一個(gè) RF 輸出路徑。 比如我們要向兩條復合數據路徑的每條路徑發(fā)送 1.2288GSPS、1GHz 寬的復合模型,在 DAC38J84 中我們稱(chēng)之為‘AB’和‘CD’。 每條復合路徑用 2 內插,因此內插后的數據速率是 2.4576GSPS。由于 NCO 也在該速率下運行,因此您可通過(guò)將 NCO 調節至 +500MHz,將‘AB’數據對調節成使整個(gè) 1GHz 信息帶寬位于 0 至 +1000MHz 頻譜范圍內的形式。 然后,您可將 CD 數據對調節為 -500MHz,使頻譜位于 -1000MHz 至 0Hz 之間。切記,您已將一個(gè)復合模式發(fā)送至兩個(gè)復合數據路徑。使用數字求和模塊,隨后您可將 AB 和 CD 數據路徑加在一起。它們仍然以 2.4576GSPS 的速率運行,但現在的信號信息處于 -1000MHz 至 +1000MHz 的復合頻譜中,因此可創(chuàng )建 2GHz 的信息帶寬。 現在,您可將組合后的數據路徑發(fā)送至 DAC A 和 B 進(jìn)行模擬轉換并發(fā)送。這有助于您將 2GHz 的信息帶寬發(fā)送至 FPGA/DUC 速率僅為 1.23GSPS 的模擬/RF 領(lǐng)域。這樣,您可選擇較慢的 FPGA DUC 速率降低 FPGA 設計的速度及邏輯門(mén)需求,并降低 FPGA 至 DAC38J84 的接口速度,其可通過(guò)使用更低速度/成本的 FPGA 降低 FPGA 成本。 如果您希望了解這種概念的實(shí)際情況,請觀(guān)看我同事 Matt Guibord 的視頻演示,了解如何使用 DAC38J84 實(shí)現 2GHz 的復合帶寬。 我已經(jīng)通過(guò)實(shí)例介紹了在模擬轉換之前將兩個(gè)復合數字路徑加在一起的方法。您如何使用該方法為其它應用帶來(lái)優(yōu)勢? 更多資源: · 閱讀 DAC38J84 說(shuō)明書(shū); · 購買(mǎi) DAC38J84 評估板 (EVM); · 購買(mǎi) Matt 視頻中使用的 TSW14J56EVM 模式發(fā)生器與數據采集卡; · 了解有關(guān) TI JESD204B 模數轉換器 (ADC)、DAC 以及時(shí)鐘產(chǎn)品系列的更多詳情。 |