Imagination 推出適用于先進(jìn)異構 CPU 系統的端到端調試環(huán)境

發(fā)布時(shí)間:2015-11-24 11:23    發(fā)布者:eechina
關(guān)鍵詞: 調試環(huán)境 , 端到端 , MIPS
•    新的 MIPS On-Chip Instrumentation 可實(shí)現靈活、模塊化的調試工作
•    最新的 Codescape SDK 可支持 MIPS 第 6 版架構的開(kāi)發(fā)、調試與優(yōu)化
•    新的 Codescape SysProbes 基于新的調試技術(shù),能快速、有效的進(jìn)行系統調試
•    可支持包括 Lauterbach 和 Green Hills 所提供的多種探針工具


Imagination Technologies 發(fā)布新的端到端調試環(huán)境,可簡(jiǎn)化基于MIPS的異構 CPU 系統,或集成了 MIPS CPU 和其他 CPU 架構系統的整合與調試工作。 MIPS On-Chip Instrumentation (MIPS OCI) 硬件可提供靈活的片上 (on-chip) CPU調試架構,是此調試環(huán)境的重要組件。 MIPS OCI 能與新的Codescape MIPS 軟件開(kāi)發(fā)工具包 (SDK) 和新的 Codescape SysProbe 技術(shù)無(wú)縫運作,為新一代設計建立一個(gè)無(wú)縫、有效的調試環(huán)境。

隨著(zhù)如今的 SoC 均內置多顆 CPU 內核與集群,并具備多線(xiàn)程功能,這些日益復雜的芯片設計已帶來(lái)了新的調試挑戰。 MIPS OCI協(xié)助客戶(hù)快速訪(fǎng)問(wèn)多內核、多集群 CPU 設計,通過(guò)高度并行的方式,可迅速完成芯片的啟動(dòng)以及高效率的軟件開(kāi)發(fā)、整合與調試。

市場(chǎng)研究機構 VDC Research 的 IoT 與嵌入式技術(shù)市場(chǎng)分析師 Daniel Mandell 表示:“對嵌入式設計人員來(lái)說(shuō),調試是一項吃力的工作,而且會(huì )耗費一大部分的設計時(shí)間。面對現今的多內核、多集群CPU設計,調試的復雜度更是日益攀升。Imagination專(zhuān)為MIPS架構新推出的調試環(huán)境是一項重大進(jìn)展,可協(xié)助企業(yè)更快速地在其 SoC 設計中整合并對 MIPS CPU 調試 ─ 無(wú)論是管理控制器或是在異構CPU設計中的數據處理器集群。結合此調試環(huán)境以及Imagination的開(kāi)發(fā)人員生態(tài)系統,為MIPS在多種CPU架構中贏(yíng)得獨特的優(yōu)勢!

Imagination 公司 MIPS 業(yè)務(wù)營(yíng)運副總裁 Jim Nicholas 表示:“對我們開(kāi)發(fā)復雜芯片的客戶(hù)來(lái)說(shuō),新推出的 MIPS調試環(huán)境可大幅簡(jiǎn)化其整合與調試工作。此外,對于想要在SoC設計中嘗試采用MIPS CPU與其他CPU搭配的潛在客戶(hù)來(lái)說(shuō),他們能在最低的風(fēng)險以及對其調試流程造成最小沖擊的情況下來(lái)進(jìn)行設計。我們相信,這是將MIPS架構推升至全新境界的重要一步,并能擴展至更多新的設計。通過(guò)此舉,我們已清除了業(yè)內人士選用MIPS內核會(huì )面臨的各種障礙!

MIPS On-Chip Instrumentation

MIPS OCI 代表著(zhù)一種 MIPS 系統調試的全新模塊化方法,可協(xié)助客戶(hù)為其設計采用所需的特定配置。它能靈活地用探針檢查內核,并將追蹤結合至單一流程中。先進(jìn)的功耗管理特性使用戶(hù)可以關(guān)閉部分CPU內核與集群的電源,而不會(huì )對其他仍在運行中的CPU內核帶來(lái)任何影響,而且不會(huì )中斷JTAG鏈。它可實(shí)現斷點(diǎn)(breakpoint) 與追蹤配置、片上 (on-chip) 數據收集 ─ 以及多層集群系統的全局狀態(tài)訪(fǎng)問(wèn) ─ 全都無(wú)需暫停內核就能執行。

MIPS OCI 可支持最新的 MIPS Warrior CPU,包括入門(mén)級 M-Class M6200、64 位多線(xiàn)程 I-Class I6400、以及高性能 64 位 P-Class P6600 CPU,并能通過(guò) JTAG 與前代的 MIPS CPU 兼容。MIPS OCI具備與第三方調試環(huán)境互通的能力,可支持各種異構的SoC設計。

針對采用中級與高級 MIPS I-Class 和 P-Class CPU 的先進(jìn)多內核、多集群設計,MIPS OCI 包含 JTAG / cJTAG / AMBA 先進(jìn)周邊總線(xiàn) (APB) 接口,可提供最大的設計靈活性。此系統包含一個(gè)具備專(zhuān)屬內存與緩存器 (ring) 總線(xiàn)的調試單元,可將內核與一致性系統中的全局子系統連接在一起。針對入門(mén)級 M-Class CPU,APB 接口能與 MIPS Debug Hub (MDH) 或其他的調試緩存硬件相連。

Codescape SysProbes

Codescape SysProbes 以 Imagination 新的探針設計為基礎,通過(guò)利用 MIPS IP 內核中的先進(jìn)片上調試與追蹤特性,無(wú)需侵入式的軟件監控或額外的目標 I/O 資源,就能快速、有效地完成調試工作。SysProbes專(zhuān)為一致性的集群/多集群系統所設計,并能提供異構 SoC 設計的同步調試功能。

Codescape SysProbes 可提供完整的調試特性組合,包括軟件和硬件斷點(diǎn)、硬件觸發(fā)器、重設控制、電源監控、程序碼性能分析等。這些特性提供了當前先進(jìn)開(kāi)發(fā)團隊所需的必備工具,以供首次硅晶啟用、硬件與軟件開(kāi)發(fā)、調試和驗證之用。

SysProbes 可與新的 Codescape MIPS SDK 緊密整合。接口包括基于 Codescape GUI 的調試器,具備完整的 RTOS 感知,可支持最常用的 RTOS;以及 Codescape Console,這是適用于硅晶啟用等初級調試工作的指令行接口。

Codescape MIPS SDK

Codescape SDK 可為 MIPS 軟件開(kāi)發(fā)的整個(gè)產(chǎn)品生命周期提供所有的必要工具,能夠支持首次芯片啟用之前的軟件開(kāi)發(fā)、調試和優(yōu)化設計。當芯片就緒后,SDK 可為芯片啟用、軟件/硬件整合與應用程序開(kāi)發(fā)提供完整的支持。最新版本納入了對 MIPS32 第 6 版架構、MIPS64 架構以及 microMIPS 程序碼壓縮架構的支持。

Codescape MIPS SDK Essentials (MIPS SDK) 和 Codescape MIPS SDK Professional (MIPS proSDK) 可為針對從入門(mén)級開(kāi)發(fā)板到高級多內核 SoC 系統等任何一種基于 MIPS 平臺的開(kāi)發(fā)人員帶來(lái)強大的功能。 Codescape MIPS SDK包含開(kāi)始進(jìn)行 MIPS 軟件開(kāi)發(fā)所需的全部工具和資源。作為一款優(yōu)異的工具套件,Codescape MIPS proSDK 具備豐富的特性,可為專(zhuān)業(yè)軟件開(kāi)發(fā)人員提供開(kāi)發(fā)先進(jìn) MIPS 軟件所需的所有工具。

除了能與新的 Codescape SysProbes 搭配運用,MIPS SDK 和 MIPS proSDK 還能與 Imagination 和第三方提供的各種探針工具配合,包括 Lauterbach 和 Green Hills Software 的高級探針工具,以及成本敏感應用、學(xué)生和業(yè)余玩家適用的平價(jià) MIPS Bus Blaster V3c。

MIPS 開(kāi)發(fā)人員社區

開(kāi)發(fā)人員可加入日益茁壯的 MIPS Insider 社區,共同參與論壇和討論,這是 Imagination 為開(kāi)發(fā)人員打造的完整社區之一,網(wǎng)址為 http://community.imgtec.com/developers/mips/。此外,在新成立的prpl基金會(huì )開(kāi)源社區,其開(kāi)發(fā)人員社區規模亦快速成長(cháng),網(wǎng)址為www.prplfoundation.org。

供貨信息

SysProbes 系列的首款產(chǎn)品 — Codescape MIPS SDK、MIPS proSDK 和 SysProbe SP55 ─ 即日起開(kāi)始供應。Codescape MIPS SDK 可免費下載獲取。 MIPS OCI IP 已經(jīng)就緒,可與所有的 MIPS 內核搭配供應。更多信息,請聯(lián)系 info@imgtec.com 或瀏覽 http://community.imgtec.com/developers/mips/tools。

關(guān)于 MIPS CPU

MIPS CPU 是包含了低功耗、高性能微處理器 IP 內核與架構的完整組合,適用于開(kāi)發(fā)從高級應用處理器到極精巧的嵌入式微控制器等各種解決方案,并已內置于全球數十億臺的產(chǎn)品中。 64 位 MIPS 架構已廣泛部署于多項產(chǎn)品中,20 多年來(lái)一直擁有活躍且持續成長(cháng)的生態(tài)系統支持。

本文地址:http://selenalain.com/thread-157473-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页