TMS320F206外圍電路典型設計

發(fā)布時(shí)間:2010-7-22 10:22    發(fā)布者:vinda
關(guān)鍵詞: dsp , TMS320F206
1 引言

數字信號處理DSP芯片是一種能夠實(shí)時(shí)快速地實(shí)現各種數字信號處理算法控制的微處理器,已經(jīng)在通信與信息系統、信號與處理、自動(dòng)控制、雷達、航空航天、醫療等許多領(lǐng)域得到了廣泛的應用。

目前生產(chǎn)DSF 芯片的廠(chǎng)家主要有TI公司、AD公司、Motorola公司等。其中TI公司推出的 TMS320C2xx系列是繼TMS320C2x和TMA320C5x之后的一種低價(jià)格、高性能16位定點(diǎn)運算DSP。TMS320F206(以下簡(jiǎn)稱(chēng)F206)是2xx系列的代表之一,性?xún)r(jià)比高,應用廣泛,目前已成為高檔單片機的理想替代。F206的性能特點(diǎn)如下:

(1)指令周期可達25 ns;

(2)可尋址64 kB程序空間、64 kB數據空間、64 kB I/O空間以及32 kB全局存儲空間;

(3)片內集成有32 kB FLASH存儲器;

(4)32位算術(shù)邏輯單元、32位累加器、16位并行乘法器;

(5)豐富的片內外設,可編程等待狀態(tài)發(fā)生器、鎖相環(huán)、同步串行口、異步串行口等;  
(6)與IEEE標準1149.1兼容的JTAG串行邏輯掃描電路。

DSP芯片外圍電路設計是用好DSP芯片最關(guān)鍵的第一步。本文以TMS320F206為例介紹DSP芯片前向通道、后向通道接口電路,外存存儲器擴展等最為典型的設計思路及方法。

2 F206前向通道接口

AD7677芯片是AD公司新推出的具有1 MSPS(Mega Sample Per Second)16位模數轉換芯片。該芯片采用開(kāi)關(guān)電容式逐次比較結構,其內部自帶采樣保持器(SHA)、時(shí)鐘源、+2.5 V參考電壓、誤差修正電路、差分輸人以及并行/串行輸出接口。采用單+5 V電源供電,正常工作情況下的功耗為115 mW;關(guān)閉模式下的功耗僅為7μW。具有高達94 dB的優(yōu)越的動(dòng)態(tài)范圍,積分非線(xiàn)性(INI)最大為±O.5 LSB,無(wú)漏碼差分非線(xiàn)性(DNL)最大為16位。并具有3種可選工作模式:Warp/Normal/Impulse。

ADC采樣的精度取決于參考電壓、布線(xiàn)以及正確的時(shí)序。對于其中的布線(xiàn)主要是指電源和地、參考電壓的抗干擾性能。電源和地的干擾是造成系統誤差的最主要原因。

對于許多高性能數據采集應用,為了解決ADC與放大器之間的匹配問(wèn)題,AD7677 還可與AD公司的AD8021運算放大器配對使用。AD8021是為了解決增益和帶寬性能之間的匹配問(wèn)題的一種定制補償放大器。  
DSP芯片(TMS320F206)工作于20MHz時(shí)鐘周期。ADC工作于Warp模式,其采樣速度達到1MSPS,每?jì)纱无D換時(shí)間間隔不超過(guò)1ms ,否則會(huì )導致前一轉換結果的覆蓋丟失。



正常工作狀態(tài)下,當DSP的地址判斷位A0為高,且I/O口空間選擇信號IS以及讀選擇信號RD同時(shí)為低時(shí),A/D的片選信號CS及讀請求信號RD同時(shí)為低。即表示A/D被選中且準備數據轉換。由DSP的I/O口觸發(fā)A/D轉換開(kāi)始信號CNVST(t1),A/D的引腳BUSY保持高(t2),即開(kāi)始數據的轉換。其工作時(shí)序如圖2所示。   



3 F206后向通道接口

單集成芯片AD669是16位高分辨率,40 ns高速轉換的數模轉換器。

AD669數據鎖存采用分段譯碼結構(Segmented Decoded Architecture),可減少與數碼相關(guān)的毛刺,同時(shí)采用雙緩存鎖存結構,避免了虛假模擬信號的產(chǎn)生。AD669內部集成隱埋式齊納基準,10.000 V基準最大誤差為±0.2%。另外AD669具有管腳可定義單極(0~10 V)雙極性(一10~+l0 V)輸出,并可實(shí)現增益及零偏調節。

DSP芯片(TMS320F206)工作于20 MHz時(shí)鐘周期,外掛JTAG仿真口,便于實(shí)時(shí)燒寫(xiě)、調試程序。DAC工作于邊沿觸發(fā)模式,即LDAC與CS連接在一起,而L1直接接地,兩級鎖存鏈接成主從結構。

TMS320F206與AD669接口電路框圖如圖3所示。

正常工作狀態(tài)下,當DSP的I/O口空間選擇信號IS以及寫(xiě)選擇信號WE其中一個(gè)由低變高時(shí),則會(huì )使D/A的LDAC-CS產(chǎn)生上升沿(tLOWtHIGH),開(kāi)始同時(shí)更新兩級鎖存中的數據。其工作時(shí)序如圖4所示。



4 F206外部數據存儲器擴展

DSP芯片通常需要通過(guò)外部存儲器來(lái)擴展數據存儲空間。F206內部集成64 kB數據存儲空間,外部數據存儲器可以擴展至32 kB空間。為了使存儲接口速度快,選用ISSI公司的高速存儲器IS61C3216,該數據存儲器為32 k×16 b的CMOS靜態(tài)RAM,其讀寫(xiě)訪(fǎng)問(wèn)時(shí)間僅為10 ns。

F206芯片的總線(xiàn)請求信號BR以及全局存儲器分配寄存器GREG可以把數據存儲器擴展至32 kB空間。用兩塊IS61C3216,一組作為局部數據存儲器,一組作為全局數據存儲器,地址共用8000h~FFFFh。其擴展電路框圖如圖5所示。



當GREG=xx00h時(shí),8000h~FFFFh地址區域被配置為局部數據存儲器,此時(shí),BR=1,RAM2禁止訪(fǎng)問(wèn),RAM1兩個(gè)使能信號打開(kāi),選中RAM1;當GREG=xx80h時(shí),8000h~FFFFh被配置為全局數據存儲器,此時(shí),BR=0,RAMl被禁止局部數據存儲器將不能訪(fǎng)問(wèn)。

通過(guò)外部存儲器擴展,F206具有64kB的局部數據存儲器空間,用來(lái)存放指令使用的數據;32 kB的全局數據存儲器空間,用來(lái)存放與其他處理器共用的數據。

5 結語(yǔ)

本文以TMS320F206為例詳細闡述了DSP芯片前向通道、后向通道接口電路的設計思路及方法。在系統資源受到限制或設計需要的情況下,可以將A/D和D/A同時(shí)配置在DSP的擴展總線(xiàn)上。此時(shí),最重要的是綜合考慮A/D和D/A與DSP收發(fā)數據時(shí)序的匹配。本文設計方案,以電路板的方式已運用于廠(chǎng)家的產(chǎn)品中,對機載雷達的大規模、復雜性信號處理發(fā)揮了一定的作用。
本文地址:http://selenalain.com/thread-15939-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页