邏輯分析儀我也DIY(二)

發(fā)布時(shí)間:2016-2-19 09:02    發(fā)布者:designapp
關(guān)鍵詞: 邏輯分析儀
  昨晚睡覺(jué)時(shí)還尋思著(zhù)為什么數據采集顯示出來(lái)怎么問(wèn)題多多,明明全低電平居然時(shí)不時(shí)的采集到高電平,后來(lái)想想也是,兩塊板子(被采集信號產(chǎn)生板子和模擬邏輯分析儀的板子)沒(méi)有共地,采集到的電平高低沒(méi)有一個(gè)參考點(diǎn),判斷錯誤也就在所難免了。于是今晚共地后,多次采集數據,都很穩定的采集到并正確的顯示做測試的波形。
  經(jīng)過(guò)今晚的努力,把幾個(gè)字模存儲到了cyclone的M4K產(chǎn)生的ROM中,然后通過(guò)VGA坐標產(chǎn)生的控制邏輯進(jìn)行地址譯碼。這部分設計沒(méi)有仔細深入,可能浪費的M4K比較多(利用率比較低),但這是為了FPGA邏輯地址控制部分設計相對容易設計些。
  


  稍微對下面這個(gè)波形的采集做了測試,這個(gè)波形(被采集信號產(chǎn)生)是在另一塊板子上做的。
  


  三種采集模式下的波形分別如下。
  1. 顯示觸發(fā)前采集的64次數據
  


  2. 顯示觸發(fā)前采集的32次數據和觸發(fā)后采集的32次數據
  


  3. 顯示觸發(fā)后采集的64次數據,觸發(fā)沿沒(méi)有顯示出來(lái)
  

                               
               
本文地址:http://selenalain.com/thread-160909-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页