AD7656可以支持輸入±10V雙極信號,按照經(jīng)典的設計理論,需要對前端信號進(jìn)行抗混疊濾波。為了滿(mǎn)足 16bit 精度的要求,前端要選用高精度并且可以處理±10V 雙極信號的運算放大器作信號處理和濾波。 對于A(yíng)D7656的前端驅動(dòng)電路所選用的運放,其運放的速度為550ns,運放的信噪比(SNR)必須低于A(yíng)D7656的SNR(SNR=85db)。以下是滿(mǎn)足AD7656前端運放:AD8021、AD8022、AD8610、AD797/ 在 AD7656 的設計中,VDD 和 VSS 主要作為采樣保持開(kāi)關(guān)工作的電源, 一般設計時(shí),需要保證大于 VINx 模擬輸入端的輸入電壓范圍,才能保證 AD可靠工作。表 1 是 AD7656 在不同條件下需要的最小值。 Table 8. Minimum VDD/VSS Supply Voltage Requirements Analog Input Reference Full-Scale Minimum Range (V) Voltage (V) Input (V) VDD/VSS (V) ±4 × VREF +2.5 ±10 ±10 ±4 × VREF +3.0 ±12 ±12 ±2 × VREF +2.5 ±5 ±5 ±2 × VREF +3.0 ±6 ±6 實(shí)際設計中,可以采用幾種方式得到 VDD 和 VSS。一種方式是采用開(kāi)關(guān)電源的方式來(lái)設計產(chǎn)生 VDD 和 VSS;另一種是采用電荷泵的方式提供 VDD 和 VSS;還有一種方式是使 用 DC-DC 模塊來(lái)提供 VDD和 VSS。由于 AD7656對于 VDD的紋波比較敏感,會(huì )直接影響采樣得到的精度,所以,無(wú)論應用那種方式提供 VDD和 VSS,均要考慮較好的濾波系統。圖 4 是一種采用美國 ADI 公司生產(chǎn)的 ADP1611 提供 VDD和 VSS的 DC-DC 方案設計。 |