高集成度時(shí)鐘生成器CDCM61004系列(TI)

發(fā)布時(shí)間:2009-5-4 16:56    發(fā)布者:admin
關(guān)鍵詞: 集成度 , 生成器 , 時(shí)鐘

三款具備一組晶振輸入的全新高精度時(shí)鐘生成器,僅需單個(gè)器件即可替代多達四個(gè)分立的高頻晶體振蕩器。上述產(chǎn)品可實(shí)現低本高效的解決方案,與目前同類(lèi)解決方案相比,節省板級空間高達 50%。CDCM61004 系列還可實(shí)現 500 fs 的集成 RMS 抖動(dòng),從而提高系統性能,是數據通信設備的理想選擇。

CDCM61004 系列提供全面集成的電壓控制振蕩器 (VCO) 支持,以充分滿(mǎn)足從 43.75 MHz 到 683 MHz 的寬泛輸出頻率要求,從而可簡(jiǎn)化電路板設計,使同一器件能夠滿(mǎn)足多項標準或多項設計要求。這種時(shí)鐘生成器的工作功耗不足 500 mW,不但可實(shí)現高密度設計,而且可降低功耗30%。

主要特性

    * 輸入參照包括常用的晶體頻率,如 24.8832 MHz、25 MHz 以及 26.5625 MHz等;
    * 片上 VCO 的工作頻率范圍介于 1.75 GHz 與 2.05 GHz 之間,支持的輸出頻率為 43.75 MHz 至 683 MHz;
    * 輸入晶振旁路模式支持直接調節參照;
    * 輸出可在 LVPECL、LVDS 或 2-LVCMOS 之間進(jìn)行選擇。

主要優(yōu)勢

    * 引腳兼容產(chǎn)品系列可實(shí)現相同硬件捆綁;
    * 高集成與高靈活型 I/O 可最大限度地減少組件數量;
    * 可縮減板級空間,實(shí)現低本高效解決方案;
    * 低抖動(dòng)可提高整體系統誤碼率性能;
    * 低功耗可實(shí)現高密度設計。

 

本文地址:http://selenalain.com/thread-2250-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)在線(xiàn)工具

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页