FPGA軟件無(wú)線(xiàn)電

發(fā)布時(shí)間:2010-8-28 21:36    發(fā)布者:conniede
關(guān)鍵詞: DDC , dsp , FPDA , 軟件無(wú)線(xiàn)電
軟件無(wú)線(xiàn)電技術(shù)給正在開(kāi)發(fā)無(wú)線(xiàn)電架構的工程師帶來(lái)力量。編程中頻(IF)帶寬、調制、編碼模式和其他無(wú)線(xiàn)電功能的能力廣泛引起注意的。除了提供所有這些靈活性外,軟件無(wú)線(xiàn)電必須改善靈敏度,動(dòng)態(tài)范圍和鄰信道抑制性能。軟件無(wú)線(xiàn)電仍然是無(wú)線(xiàn)電,但它必須被比正在替代的通常無(wú)線(xiàn)電執行的更好。  

現場(chǎng)可編程陣列(FPGA)技術(shù)先進(jìn)之處在于緊湊的占位空間能夠高速處理,同時(shí)也保持軟件無(wú)線(xiàn)電技術(shù)的靈活性和可編程性。FPGA在高速、計算密集、可重新配置應用(FFT、FIR和其他乘法—累加運算)中是受歡迎的。從FPGA和板供應商可得到可重新配置核,在FPGA中能夠實(shí)現調制器,解調器和CODEC功能。系統設計人員期待著(zhù)帶集成FPGA的前端采集/變換器產(chǎn)品來(lái)卸載基帶處理和降低數據傳輸率。  

盡管應用開(kāi)發(fā)工具有巨大改進(jìn),但FPGA設計應考慮硬件開(kāi)發(fā),這需要不同于軟件開(kāi)發(fā)的技術(shù)。  

FPGA設計意味著(zhù)重新設計商用現成的前端數據采集/變換器模塊上的核,這不是簡(jiǎn)單的軟件開(kāi)發(fā)執行。在任務(wù)計劃階段需要考慮降低延誤。

FPGA在多任務(wù)軟件無(wú)線(xiàn)電應用(如電子戰、雷達、通信、RF測試)中是重要的。  

FPGA或DSP  

FPGA已從靈活的邏輯設計平臺發(fā)展到信號處理引擎,F在FPGA是軟件無(wú)線(xiàn)電的主要元件,這是由于FPGAR的靈活性和實(shí)時(shí)處理能力所致。系統設計人員正在把更多的信號處理集成在一起的靈活性推動(dòng)設計人員用FPGA替代傳統的DSP。FPGA 因有效的適合于高速并行乘法累加函數,F代FPGA可執行18×18乘法運算,速度超過(guò)200MHz。這使得FPGA成為FET、FIR,數字下復頻器(DDC)、數字上變頻器(DUC)、相關(guān)器和脈沖壓縮(用于雷達處理)運算的理想平臺。然而,這不意味著(zhù)所有DSP功能可以在FPGA中實(shí)現。用FPGA實(shí)現浮點(diǎn)運算是困難的,這是由于器件需要大量的有效區域。另外,包括短陣反演(或除法)的處理更適合DSP/GPP平臺。因此,FPGA和DSP將共存很長(cháng)時(shí)間,一個(gè)靈活的平臺將包括二者的混合。  

FPGA設計  

FPGA設計是特有的硬件設計,而不是簡(jiǎn)單DSP編碼執行。EDA(電子設計自動(dòng)化)工具的發(fā)展能保證更好和更精確的設計。傳真軟件在市場(chǎng)有售。FPGA供應商(XilinxAltera公司是兩個(gè)最大的)也用儀器裝備來(lái)促進(jìn)工具開(kāi)發(fā)。從而使FPGA設計變容易。  

FPGA IP核  

在普通的FPGA 中,已經(jīng)增加了來(lái)自FPGA供應商和其他第3號核開(kāi)發(fā)商的IP核。這些核提供各種DSP功能。然而,這需要集成到實(shí)際的硬件中。把這些核集成到商用現成模塊中需要時(shí)間和硬件設計經(jīng)驗。ICS公司提供的FPGA核是完全測試和集成有高性能數據采集和變換器的商用現成模塊。這些模塊提供智能前端產(chǎn)品,因此,降低了系統設計和集成風(fēng)險。  

寬帶數字下變頻器  

寬帶數字下變頻器(DDC)是任何軟件無(wú)線(xiàn)電基系統的主要元件。DDC已基本上改變了通常的無(wú)線(xiàn)電設計。DDC能夠簡(jiǎn)化RF前端設計,這包括LO和混頻器設計,這是在數字域執行下變頻過(guò)程。數字混頻器后面的數字濾波器比傳統模擬濾波器能提供更佳整形濾波。這些濾波器通常是分樣,所以降低了輸出數據率。流行的專(zhuān)用DDC提供可調頻率。然而,它們通常應用目標是窄帶應用。  

隨著(zhù)較寬帶寬需求的增加,系統設計人員正在力圖設計帶寬高達40MHz的寬帶系統。這包括雷達、GPS、遙測裝置、寬帶通信等。對于較寬帶寬,在FPGA中實(shí)現DDC需要在FPGA之后有ADC。典型的分樣DDC實(shí)現示于圖1。此2分樣DDC提供-0.2*FS~0.2*FS的最大平頂帶寬(在100MHz ADC取樣)。用100MHz取樣時(shí)鐘,這說(shuō)明40MHz平頂帶寬和每個(gè)信道200MBps數據率。DDC提供阻帶抑制超過(guò)70dB(圖2),為較寬帶寬配置的濾波器可提供2X或4X過(guò)取樣因數。



                                                           圖1、在板上FPGA中實(shí)現寬帶DDC

                                                      

圖2、寬帶DDC的傳真頻率響應

濾波器的可編程性是軟件無(wú)線(xiàn)電實(shí)現的一個(gè)主要方面。ICS設計人員已實(shí)現平頂帶寬-0.1*FS~+0.1*Fs的4分樣DDC。對于100MHz取樣率,可提供20MHz平頂帶寬。

圖3示出在ICS-554中實(shí)現的2分樣寬帶DDC的頻率特性。這是實(shí)際測量的數據,可與傳真電線(xiàn)對照。圖4示出在帶沿的下變頻信號的頻譜。


                                                    圖3、用ICS-554實(shí)現的64抽頭2分樣DDC的系統內系統性能

                                                         

圖4、在帶沿的下變頻信號的功率頻譜

1百萬(wàn)門(mén)的Virt ex II FPGA支持單個(gè)2分樣64抽頭DDC,因此,FPGA可容易地集成到ICS-554B中。  

在集成這些高速DDC時(shí),必須保證數據傳輸不被中斷。對于多信道系統,這意味著(zhù)需要用專(zhuān)門(mén)數據總線(xiàn)。行業(yè)標準PMC模塊具有通過(guò)旁路PCI總線(xiàn)經(jīng)Pn4PMC用戶(hù)I/O連接器直接傳輸高速數據。  

對于發(fā)送器,數字下變頻器用數字上變頻器(DUC)替代。DUC采用數字內插濾波器并具有同樣的優(yōu)點(diǎn) 。  

實(shí)時(shí)頻譜監控和監測  

實(shí)時(shí)頻譜監視和監測是方便采用FPGA和軟件無(wú)線(xiàn)電技術(shù)的另一問(wèn)題。不同于明顯用于信號信息(SIGINT)和EW方案,此功能已泛用于RF測試和頻譜分析應用。  

帶高速ADC和大用戶(hù)FPGA的商用現成模塊(如ICS-554)對于實(shí)時(shí)頻監視和監測系統是一個(gè)理想的平臺。大用戶(hù)FPGA對于實(shí)現實(shí)時(shí)功率頻譜估計值(FFT),幅度計算和頻譜平均是理想的。限定范圍和檢測之后,可以用板上窄帶數字調諧器做為降落接收器來(lái)調諧所關(guān)心的信道。集成IP核以保證這樣復雜的系統可用于行業(yè)標準單PMC卡。  

ICS已把8K實(shí)時(shí)FET引擎和功率檢測及頻譜平均集成在一起(圖5)。  

Virtex II FPGA很容易支持需功率檢測和可編程平均的8K FET引擎。


                                              圖5、在板上FPGA實(shí)現實(shí)時(shí)(Fs=100MHz)功率頻譜計算

用于改進(jìn)C/I 的智能天線(xiàn)和相控陣雷達射束形成器  

雖具有大量元件的相控陣雷達的C/I改進(jìn)的智能天線(xiàn)正在成為下一代商用無(wú)線(xiàn)系統的共同關(guān)心的問(wèn)題。這兩方面的應用具有共同的原理。這些系統可以處理大量帶寬并能來(lái)回傳送數據。建造一個(gè)能在多DDC間同步和多模塊間高速數據傳輸均同步系統。  

一個(gè)在40和20MHz帶寬實(shí)現的2×2射束形成器示于圖6。用兩個(gè)ICS-554采集4路模擬信道。對于20MHz帶寬,每個(gè)ICS-554產(chǎn)生4個(gè)單獨的射束,其中兩個(gè)射束送到其他數據采集板卡。每個(gè)板卡把內部產(chǎn)生的2個(gè)單獨射束與以其他ICS-554接收的2個(gè)單獨射束組合產(chǎn)生2個(gè)完整射束。對于低電壓晶體管—晶體管邏輯(LVTTL)門(mén)400MBps。每個(gè)方向板之間的數據傳輸是200MBps。希望用低電壓差分傳輸(LVDS)接口能顯著(zhù)地增加數據傳輸,增加帶寬。


圖6、用安裝在單PCI載波器上的2個(gè)ICS-554C模塊實(shí)現2×2射束形成器。

在Pn4PMC用戶(hù)I/O上高速數據傳輸  

在某些應用中,對于系統集成人員從商用現成PMC模塊用用戶(hù)定義的協(xié)議傳輸高速數據是更方便的,這使系統總線(xiàn)對于其他功能是空閑的。這樣一種協(xié)議通常用在前面板數據口(FPDF)協(xié)議,這是一種ANSI/VITA(美國國家標準委員會(huì )/VME bus行業(yè)貿易協(xié)會(huì ))標準。為了確保高速數據傳輸,ICS在用戶(hù)FPGA中已實(shí)現發(fā)送和接收核來(lái)支持PMC模塊的Pn4用戶(hù)I/0連接器的FPDA前面板數據口。因此,系統集成人員經(jīng)FPDA在ICS PMC模塊上有無(wú)縫傳輸數據的方法。其他標準和專(zhuān)利數據傳輸協(xié)議也能在用戶(hù)FPGA中實(shí)現。

在Pn4用戶(hù) I/O連接器上用LVDS信號傳輸可在PMC模塊間或從PMC模塊到母板實(shí)現高速數據傳輸。  

結語(yǔ)  

FPGA 正在成為無(wú)線(xiàn)電設計的主要部分。要增加更多功能到FPGA。然而,FPGA和傳統DSP及GPP正在共存,而靈活的平臺將包括二者的混合。  

對待FPGA,設計像執行硬件設計,而不僅是一個(gè)軟件問(wèn)題,在任務(wù)計劃階段是需要考慮的因素。
本文地址:http://selenalain.com/thread-24240-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页