ArterisIP推出Ncore 3緩存一致性(Cache Coherence) 互連IP

發(fā)布時(shí)間:2017-10-20 18:52    發(fā)布者:eechina
關(guān)鍵詞: Ncore , ArterisIP , 緩存一致性
造就下一代機器學(xué)習和自主駕駛系統芯片(SoC),支持Arm AMBA CHI協(xié)議、CCIX和ISO 26262功能安全標準

在2017年Linley處理器大會(huì )上,從事商用系統芯片(SoC)互連IP的創(chuàng )新供應商ArterisIP今天宣布推出第三代Ncore緩存一致性(Ncore 3 Cache Coherent Interconnect IP)互連 IP,以及用于保障功能安全(Functional Safety)的可選用Ncore Resilience 套件。

Ncore 3是分散式異構(distributed heterogeneous)緩存一致性芯片互連(cache coherent on-chip interconnect) IP。透過(guò)Ncore 3,SoC設計團隊可以將采用最新的Arm® AMBA® CHI protocol (CHI Issue B)的處理器群組整合起來(lái)。它的主要優(yōu)點(diǎn)包括:

1.        Ncore 3的獨特之處是它可以讓同一塊芯片上采用AMBA CHI以及ACE等不同一致性協(xié)議的處理器群組和加速器作為完全一致性(Fully Coherent)的對等節點(diǎn)運行,因而設計團隊可以靈活選擇CPU和硬件加速器IP。 ArterisIP CHI接口包括支持高階的一致性協(xié)議,例如高性能SoC使用的Atomic和Cache Stashing。
2.        Ncore Cache Coherent Interconnect for Accelerators (CCIX) controller 能透過(guò)Synopsys®  DesignWare® 上PCI Express和CCIX的控制器和PHY IP,在多個(gè)芯片間輕易擴展一致性系統。
3.        為了實(shí)現針對汽車(chē)市場(chǎng)的高級系統,Ncore 3產(chǎn)品線(xiàn)還包括可選配的Ncore Resilience Package。由于它是在硬件中提供(1)符合ISO 26262標準的功能安全機制,以及(2)一套完整的功能安全分析和文檔,能加速客戶(hù)通過(guò)ISO 26262認證。

Sanechips科技有限公司李副總裁指出“作為Ncore緩存一致性的用戶(hù),對于A(yíng)rterisIP的新產(chǎn)品Ncore 3 IP中的技術(shù)創(chuàng )新,我們感到興奮!彼硎,“能在同一個(gè)SoC中可以同時(shí)實(shí)現AMBA CHI和ACE協(xié)議,這在高性能系統中將可以更廣泛地使用現有的IP。Sanechips科技有限公司是中興通訊(ZTE)所屬的半導體公司。

Ncore 3緩存一致性互連IP非常適合“超級計算機芯片”使用,例如自主駕駛控制器和高級駕駛輔助系統(ADAS),機器學(xué)習應用系統,服務(wù)器/數據中心處理和聯(lián)網(wǎng)等方面所需要的超級計算機芯片。 由于Ncore是高度可配置的分散式架構,設計團隊能夠更輕而易舉地設計複雜的系統,針對功耗、性能和面積方面的更嚴格要求,更好地進(jìn)行優(yōu)化。

Arteris總裁兼行政總監K. Charles Janac說(shuō):“客戶(hù)希望設計出大型高性能計算機系統和機器學(xué)習系統,它們又必須符合嵌入式系統在功耗和面積方面的要求,這是推動(dòng)我們研製Ncore 3的動(dòng)力!

“Ncore 3.0互連IP是建立在我們經(jīng)過(guò)驗證的Ncore緩存一致性技術(shù)之上的,通過(guò)Arm AMBA CHI協(xié)議處理器來(lái)實(shí)現功能安全,因而整個(gè)SoC能夠更加容易達到ISO 26262 ASIL D標準的要求,用于自主駕駛系統。

支持該產(chǎn)品的談話(huà)節錄:

Arm
Arm的Development Solutions Group總經(jīng)理Javier Orensanz說(shuō):“ArterisIP支持Arm的AMBA CHI緩存一致性協(xié)議,說(shuō)明Arm的生態(tài)系統是豐富的,有很多選擇!彼硎, “符合AMBA要求的技術(shù)的開(kāi)發(fā),例如Ncore 3互連,以及Arm和ArterisIP簽署的長(cháng)期性協(xié)議,因而ArterisIP可以使用Arm的CPU和系統IP的周期模型(Cycle model),表明雙方繼續支持對高性能緩存一致性子系統的設計、驗證和性能的優(yōu)化,從而為我們的生態(tài)系統合作伙伴帶來(lái)益處!

Synopsys
Synopsys的 IP市場(chǎng)營(yíng)銷(xiāo)副總裁John Koeter說(shuō):“在7nm FinFET工藝流片的Synopsys 的DesignWare CCIX IP為設計人員提供了一個(gè)低風(fēng)險的解決辦法,它能與ArterisIP Ncore互連嚴絲合縫地結合操作!彼硎, “我們的CCIX控制器和PHY IP是基于Synopsys的PCI Express架構。Synopsys PCI Express架構做成的芯片已經(jīng)過(guò)實(shí)際使用驗證,已經(jīng)用于超過(guò)1500種設計,已有數十億件產(chǎn)品交付用戶(hù),因而我們的共同客戶(hù)可以信心十足地將IP整合到他們的SoC中。

CCIX聯(lián)盟
CCIX聯(lián)盟主席Gaurav Singh說(shuō):“在數據中心新出現的加速應用方面,CCIX帶來(lái)了一種新的互聯(lián)!彼硎, “我們很高興看到,對于我們的會(huì )員公司加速採用CCIX,ArterisIP起了主導作用!

ResilTech
Andrea Bondavalli是佛羅倫薩大學(xué)計算機科學(xué)教授兼彈性計算實(shí)驗室主任,以及領(lǐng)先的功能安全諮詢(xún)公司ResilTech的科學(xué)顧問(wèn),他說(shuō):“用于自主駕駛的系統芯片(SoC)正變得越來(lái)越複雜,通常需要支持緩存一致性,需要整合多種類(lèi)型的處理器群組和硬件加速器。 ”。他表示, “ArterisIP Ncore緩存一致性互連不僅可以用于設計這些新的汽車(chē)系統芯片,并且在硬件上實(shí)現安全機制,增大整個(gè)系統芯片功能安全診斷的覆蓋范圍。因此,設計團隊使用ArterisIP技術(shù),將能夠設計出達到ISO 26262 ASIL D標準要求的複雜系統芯片。

供貨
Ncore 3 Cache Coherent Interconnct IP和Ncore Resilience Package可在2017年11月,提供給早期客戶(hù)使用。


本文地址:http://selenalain.com/thread-518129-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页