全球領(lǐng)先的模擬/混合信號代工廠(chǎng)商X-FAB Silicon Foundries和眾包(crowd-sourcing)IC平臺的合作伙伴Efabless Corporation, 今天宣布成功推出Efabless RISC-V的首款系統芯片(SoC)參考設計。該項目從設計到流片不到三個(gè)月的時(shí)間, 使用了基于開(kāi)源工具的Efabless設計流程。該款命名為Raven的混合信號SoC基于超低功耗PicoRV32 RISC-V內核開(kāi)發(fā),Efabless已經(jīng)成功在100MHz下對其進(jìn)行了測試,并且根據仿真結果,該SoC應該能夠在高達150MHz的頻率下工作。![]() Raven的獨特之處在于開(kāi)源頂級設計(top-level design)采用了X-FAB專(zhuān)有的模擬IP,并通過(guò)開(kāi)源設計流程進(jìn)行設計。這種混合開(kāi)源設計能夠帶來(lái)開(kāi)放創(chuàng )新的動(dòng)力,同時(shí)也保護了對專(zhuān)有IP的重大投資。 Efabless和X-FAB選擇采用X-FAB的高可靠性XH018工藝 (https://www.xfab.com/technology/cmos/018-um-xh018/) 制造Raven SoC。XH018是一種具靈活性的180nm 6層金屬工藝,具有多種選項,其中包括低功耗、高壓片上隔離和高溫閃存等。X-FAB的XH018工藝符合汽車(chē)級質(zhì)量要求,廣泛應用于汽車(chē)、工業(yè)和醫療等領(lǐng)域。 Raven的功能正確, Efabless現與客戶(hù)基于原設計共同開(kāi)發(fā)其他新的相關(guān)產(chǎn)品。對于Efabless客戶(hù),Raven可以從Efabless marketplace (https://efabless.com/design_catalog/default) 獲取參考設計,無(wú)需許可證費用,從而推進(jìn)了Efabless開(kāi)放式設計創(chuàng )新模式。 X-FAB產(chǎn)品市場(chǎng)經(jīng)理Ulrich Bretthauer表示:“與Efabless的成功合作驗證了X-FAB對開(kāi)源半導體開(kāi)發(fā)的一貫承諾。Raven近75%芯片面積是X-FAB標準/IP庫中的功能模塊,使用這些經(jīng)過(guò)驗證的IP模塊能夠提高Raven的可靠性,同時(shí)大大降低設計的風(fēng)險! Efabless聯(lián)合創(chuàng )始人兼首席技術(shù)官Mohamed Kassem評論道:“如果沒(méi)有X-FAB的支持,該項目不可能成功。X-FAB是Efabless開(kāi)放創(chuàng )新模式的早期支持者,這個(gè)項目的成功是我們密切合作的必然結果! 對于想要了解更多如何開(kāi)始使用開(kāi)源IP設計的公司,X-FAB提供了一系列免費網(wǎng)絡(luò )研討會(huì ),其中包括“Handling of Complex & Diverse IC Design Made Easier”,“Design Robustness”和“IC Lifetime Calculation Made Easy”等專(zhuān)題。還可提供用于開(kāi)源設計的IP和相關(guān)PDK。欲了解更多相關(guān)信息,請聯(lián)系X-FAB。 |