UltraSoC今日宣布:為其嵌入式分析架構新增高速通信功能,它可支持在數據中心、高性能計算、人工智能(AI)和存儲應用中進(jìn)行調試和性能優(yōu)化。新增的PCIe和千兆以太網(wǎng)連接可使開(kāi)發(fā)人員和用戶(hù)能夠去獲得有關(guān)此類(lèi)產(chǎn)品實(shí)際行為的詳細信息,并可以用于實(shí)驗室中正在開(kāi)發(fā)的產(chǎn)品,以及被部署到實(shí)際應用中的產(chǎn)品。 以太網(wǎng)和PCIe是當今計算密集型和性能關(guān)鍵型系統中最常用的標準通信格式。因此,在歸集分析和優(yōu)化此類(lèi)系統的性能時(shí),它們成為了工程師用來(lái)傳輸需要捕獲和分析的大量數據的自然選擇。 UltraSoC的片上監測和分析基礎構件可提供對系統級芯片(SoC)及其周?chē)到y的內部操作進(jìn)行深入的、逐個(gè)周期觀(guān)察的性能;因此,它提供了對系統行為無(wú)可比擬的洞察力,但是這會(huì )生成大量的數據。增加對快速接口的支持有助于在兩個(gè)各自不同的應用場(chǎng)景中處理這些大數據問(wèn)題。首先,作為新SoC設計開(kāi)發(fā)和調試過(guò)程的一部分,工程師需要捕獲、記錄和分析其芯片的內部行為,而這些芯片通常包含多個(gè)異構處理器內核。 其次,系統設計人員和諸如存儲和HPC平臺等高性能系統的用戶(hù)需要在實(shí)驗室和應用現場(chǎng)中,對實(shí)際應用情況下的系統進(jìn)行整體性能的優(yōu)化。為了實(shí)現這一目標,他們需要了解整個(gè)系統中多個(gè)芯片以及在這些芯片上運行的軟件的真實(shí)行為及它們之間的交互。 這兩個(gè)應用場(chǎng)景都會(huì )生成龐大的數據集,而它們需要被快速而有效地傳輸。 UltraSoC的首席技術(shù)官Gajinder Panesar表示:“我們在HPC、存儲和人工智能(AI)領(lǐng)域里的客戶(hù)正在尋找有關(guān)其芯片和所用產(chǎn)品行為的詳細、詳盡信息。隨著(zhù)我們的客戶(hù)和合作伙伴去開(kāi)發(fā)和部署處理器密集型及計算密集型應用,特別是在人工智能或機器學(xué)習(ML)領(lǐng)域中,我們必須使這些應用能夠快速、高效地訪(fǎng)問(wèn)芯片上生成的信息,這是至關(guān)重要的! 高速連接增強了UltraSoC架構中現有的嵌入式智能和數據壓縮功能,其中包括硬件級濾波器和計數器,使工程師可以有效地把控系統行為中真正重要的那些部分。盡管芯片本身的智能化水平很高,但基于硬件的行為監測所產(chǎn)生的大量數據還是需要在片內和片外進(jìn)行傳輸。UltraSoC正在使用PCIe(每通道2 Gbps)和千兆以太網(wǎng)(1 Gbps),來(lái)使得開(kāi)發(fā)人員和終端用戶(hù)可以在實(shí)驗室階段和實(shí)際應用場(chǎng)景中,實(shí)現整個(gè)復雜的多核、超大規模應用的數據獲取和分析。 UltraSoC的PCIe和千兆以太網(wǎng)解決方案包括了半導體知識產(chǎn)權(IP)模塊和參考軟件,將于2019年第四季度開(kāi)始向先期客戶(hù)供貨。 |