如果一根走線(xiàn)沒(méi)有被正確終結(終端匹配),那么來(lái)自于驅動(dòng)端的信號脈沖在接收端被反射,從而引發(fā)不預期效應,使信號輪廓失真。當失真變形非常顯著(zhù)時(shí)可導致多種錯誤,引起設計失敗。同時(shí),失真變形的信號對噪聲的敏感性增加了,也會(huì )引起設計失敗。如果上述情況沒(méi)有被足夠考慮,EMI將顯著(zhù)增加,這就不單單影響自身設計結果,還會(huì )造成整個(gè)系統的失敗。 反射信號產(chǎn)生的主要原因:過(guò)長(cháng)的走線(xiàn);未被匹配終結的傳輸線(xiàn),過(guò)量電容或電感以及阻抗失配。 5.2 延時(shí)和時(shí)序錯誤 信號延時(shí)和時(shí)序錯誤表現為:信號在邏輯電平的高與低門(mén)限之間變化時(shí)保持一段時(shí)間信號不跳變。過(guò)多的信號延時(shí)可能導致時(shí)序錯誤和器件功能的混亂。 通常在有多個(gè)接收端時(shí)會(huì )出現問(wèn)題。電路設計師必須確定最壞情況下的時(shí)間延時(shí)以確保設計的正確性。信號延時(shí)產(chǎn)生的原因:驅動(dòng)過(guò)載,走線(xiàn)過(guò)長(cháng)。 5.3 多次跨越邏輯電平門(mén)限錯誤 信號在跳變的過(guò)程中可能多次跨越邏輯電平門(mén)限從而導致這一類(lèi)型的錯誤。多次跨越邏輯電平門(mén)限錯誤是信號振蕩的一種特殊的形式,即信號的振蕩發(fā)生在邏輯電平門(mén)限附近,多次跨越邏輯電平門(mén)限會(huì )導致邏輯功能紊亂。反射信號產(chǎn)生的原因:過(guò)長(cháng)的走線(xiàn),未被終結的傳輸線(xiàn),過(guò)量電容或電感以及阻抗失配。 決戰四層板, 只要30元 1)長(cháng)寬在5CM以?xún)却驑?片 僅需:30元/款全國包郵! 2)長(cháng)寬在5-10CM以?xún)却驑?片僅需:50元/款全國包郵! 更多優(yōu)惠詳情參閱:http://www.jlc.com/s;TEL:18681569485 |