PGA103的基本連接電路

發(fā)布時(shí)間:2011-4-11 10:20    發(fā)布者:circuit_share
關(guān)鍵詞: PGA103




如圖所示為PGA103電源和信號的基本連接電路,Vo=GVIN。信號VIN由④腳輸入,經(jīng)過(guò)放大后從⑦腳輸出。輸入和輸出都以地(③腳)為參考,③腳的接地電阻必須是低阻,以確保良好的增益精確度。例如,在增益G=100時(shí),若串聯(lián)接地電阻為0.1Ω,將造成增益精確度下降0.2%。數字輸入端可以直接接CMOS或TTL器件,數字輸入端A0、A1的不同編碼組合可以選擇增益1、10、100。當A0=A1=1時(shí)為無(wú)效輸入,此時(shí)雖不會(huì )損壞器件,但是輸出為不確定狀態(tài)。當編碼組合正確時(shí),輸出端立即恢復有效編碼選擇。


邏輯“0”指電壓為-5.6~0.8V,邏輯“1”為1.2V~V 。數字輸入端沒(méi)有鎖存,所以當數字邏輯輸入發(fā)生變化時(shí),輸出端立即選擇相應的增益。邏輯轉換時(shí)間約為0.5μs,這個(gè)響應增益變化的時(shí)間等于轉換時(shí)間加上選擇增益后放大器輸出電壓的建立時(shí)間。在許多應用場(chǎng)合,通過(guò)在PGA103輸入端外加鎖存器來(lái)鎖存增益控制信號,隔離敏感的模擬電路與高速數據總線(xiàn),以滿(mǎn)足模擬電路與快速數據總線(xiàn)連接的需求。
本文地址:http://selenalain.com/thread-61619-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页