本文檔討論怎樣通過(guò)嵌入在FPGA 中的光接口技術(shù)來(lái)克服銅線(xiàn)互連相關(guān)的傳輸距離、功耗、端口密度、成本以及復雜的電路板等難題。芯片至芯片、芯片至模塊、機架至機架以及系統至系統接口等各種傳輸距離數據速率已經(jīng)超過(guò)了10 Gbps,設計人員利用這一技術(shù)能夠克服這些難題,與傳統的分立電光技術(shù)相比,具有很大的優(yōu)勢。 引言 面對當今的寬帶低延時(shí)器件以及智能電話(huà)、平板電腦、HDTV 和3DTV 等相關(guān)應用,計算機和網(wǎng)絡(luò )系統供應商致力于實(shí)現不會(huì )顯著(zhù)增加網(wǎng)絡(luò )或者互聯(lián)網(wǎng)數據流擁塞和延時(shí)的系統。I/O 數據速率和密度之所以不斷提高,是因為服務(wù)器、局域網(wǎng)(LAN) 路由器和交換機、存儲區域網(wǎng)(SAN) 交換機和RAID、廣域網(wǎng)(WAN) 光交換機以及傳送系統的廣泛應用。例如,PCIe 接口每個(gè)通路的數據速率從Gen 1.0 的2.5 Gbps 增加到當前Gen 3.0的8.0 Gbps,今后的Gen 4.0 將增加到16 Gbps。圖1 顯示了互聯(lián)網(wǎng)和IP 數據流的需求發(fā)展趨勢。 ![]() |