作者:ADI產(chǎn)品應用工程師Padraic O'Reilly 摘要 本文將介紹低功耗系統在降低功耗的同時(shí)保持精度所涉及的時(shí)序因素和解決方案,以滿(mǎn)足測量和監控應用的要求。文中分析了模擬前端時(shí)序、ADC時(shí)序和數字接口時(shí)序,并給出了分析控制評估(ACE)時(shí)序工具的示例,這些工具旨在幫助系統設計人員和軟件工程師可視化對測量時(shí)序的影響或設置。上篇概述了兩種主要類(lèi)型的ADC,主要關(guān)注Σ-Δ架構。下篇將介紹與SAR ADC架構相關(guān)的考慮因素。 引言 “時(shí)間至關(guān)重要”的俗語(yǔ)可以應用于任何領(lǐng)域,但當應用于現實(shí)世界信號的采樣時(shí),卻是工程學(xué)科的支柱。當嘗試降低功耗、實(shí)現時(shí)序目標并滿(mǎn)足性能要求時(shí),必須考慮測量信號鏈選擇何種ADC架構類(lèi)型:Σ-Δ還是逐次逼近寄存器(SAR)。一旦選擇了特定架構,系統設計人員便可創(chuàng )建所需的電路以獲得必要的系統性能。此時(shí),設計人員需要考慮其低功耗精密信號鏈的最重要時(shí)序因素。 下載全文: ![]() |