作者:ADI系統應用工程師Maithil Pachchigar和ADI產(chǎn)品應用工程師John Neeko Garlitos 精密數據采集子系統通常由高性能的分立式線(xiàn)性信號鏈模塊組成,用于測量和保護、調節和獲取,或者合成和驅動(dòng)。硬件設計人員在開(kāi)發(fā)這些數據采集信號鏈時(shí),一般需要高輸入阻抗,以直接連接多種傳感器。在這種情況下,通常需要利用可編程增益使電路適應不同的輸入信號幅度——單極性或雙極性和單端或差分信號,具有可變共模電壓。大多數PGIA傳統上由單端輸出組成,該輸出不能直接全速驅動(dòng)基于全差分、高精度SAR架構的ADC,需要至少一個(gè)信號調理或驅動(dòng)級放大器。隨著(zhù)人們越來(lái)越注重通過(guò)系統軟件和應用來(lái)提供與眾不同的系統解決方案,整個(gè)行業(yè)不斷迅速發(fā)展變化。但是,受緊張的研發(fā)預算和上市時(shí)間限制,用于構建模擬電路并制作原型來(lái)驗證其功能的時(shí)間也越來(lái)越少。這樣就增加了硬件開(kāi)發(fā)資源的壓力,需要進(jìn)一步減少設計迭代。本文將介紹在設計分立式寬帶全差分PGIA時(shí)要注意的關(guān)鍵事項,并展示PGIA在驅動(dòng)高速信號鏈μModule®數據采集解決方案時(shí)的精密性能。 下載全文: ![]() |