DDR跑不到速率后續來(lái)了,相鄰層串擾深度分析!

發(fā)布時(shí)間:2023-6-28 10:03    發(fā)布者:edadoc2003
高速先生成員:黃剛

就在剛剛,雷豹把他對疊層的調整方式和改善后的仿真結果給師傅Chris看完后,Chris給雷豹點(diǎn)了個(gè)大大的贊,因為優(yōu)化的方式其實(shí)不需要大改DDR的走線(xiàn),只需要把相鄰層的信號最大限度的拉開(kāi),同時(shí)為了保證疊層厚度不變,就需要把信號和參考的地平面相應的靠近。這個(gè)操作的好處是顯而易見(jiàn),信號與信號之間的距離變遠的同時(shí),信號與參考地平面的距離又變近了,串擾肯定就能夠改善了!下面是雷豹想到的改善后的疊層方案。


信號與信號由之前的4.476mil拉大到了5.5mil,同時(shí)為了保持厚度不變,信號與地的距離從3mil減小到了2.5mil。這個(gè)時(shí)候會(huì )不會(huì )有粉絲問(wèn),為什么不再拉大一點(diǎn)呢,直接拉到6mil以上不更好了。呃,這個(gè)……只能回答你們,PCB設計是需要多種因素來(lái)權衡,拉到6mil的串擾肯定會(huì )更好,但是信號離地平面近了,線(xiàn)寬需要減小才能控到之前的阻抗,近到2mil壓根就控不到阻抗了,因為線(xiàn)忒細了。


其實(shí)雷豹坦言,采取這個(gè)疊層調整的方案其實(shí)也主要是通過(guò)“憑感覺(jué)”來(lái)的,理論是知道的,就是信號之間遠了,信號和地平面近了,電磁場(chǎng)在信號之間的交叉量就少了,因此串擾能夠改善。但是改善了多少,能不能通過(guò)其他指標更清晰的量化出來(lái)呢,雷豹心里其實(shí)是打鼓的!


Chris看破不點(diǎn)破,決定親自來(lái)接手這個(gè)案例后續的串擾分析。我們知道,去衡量任何信號質(zhì)量的手段無(wú)非就兩種,要么是在時(shí)域上判斷,要么就是在頻域上去分析。時(shí)域的話(huà),雷豹已經(jīng)在信號眼圖上有對比過(guò)了,那么想繼續分析這個(gè)串擾的改善的話(huà),就有在頻域上去做文章了。


Chris對雷豹調整疊層前后的走線(xiàn)結構進(jìn)行建模,利用cadence的3D clarity快速的建立了兩種結構的模型,可以看到,雷豹的優(yōu)化方案就是把信號間距拉遠,信號與地間距拉近,同時(shí)減小一定的線(xiàn)寬來(lái)控制阻抗不變。


原始仿真模型版本中,我們把相鄰層的走線(xiàn)長(cháng)度定在1000mil,基本上和該案例的DDR走線(xiàn)的最大并行長(cháng)度接近,使得這個(gè)仿真模型更貼近該案例的真實(shí)情況。
分別對兩個(gè)模型進(jìn)行仿真,仿真后得到兩者的串擾參數的結果,Chris把它們擺在一起來(lái)看。


從對比結果可以看到,串擾在DDR運行的頻率處從22db改善到29db,大家可不要小看這個(gè)7db的串擾改善,從db損耗反推回幅度的話(huà),如果串擾源電壓是1V的話(huà),基本上22db是80mV的串擾幅度,29db只有35mV左右,改善還是非常的大的,有興趣的粉絲后面可以自己算算哈!


當然,在雷豹驚呼很厲害的時(shí)候,Chris突然問(wèn)雷豹,那優(yōu)化了疊層之后,還有沒(méi)有什么辦法通過(guò)走線(xiàn)的變化進(jìn)一步優(yōu)化串擾呢?此時(shí)雷豹看著(zhù)Chris的仿真模型,同時(shí)腦中不停的翻滾曾經(jīng)學(xué)過(guò)的串擾理論,duang的一聲,有啦!目前仿真模型是信號線(xiàn)并行長(cháng)度1000mil,如果能縮短到500mil呢,會(huì )不會(huì )使得串擾結果進(jìn)一步變好呢?Chris滿(mǎn)意的點(diǎn)了點(diǎn)頭,進(jìn)步很大的小伙子!只見(jiàn)Chris飛快的對模型上的信號走線(xiàn)縮短一半,只剩500mil的并行長(cháng)度,然后再次進(jìn)行仿真,結果令人滿(mǎn)意,串擾量級又改善了3個(gè)多db!


的確,從串擾產(chǎn)生的理論出發(fā)去尋找改善串擾的方案,的確是比較好的解決問(wèn)題的思路,于是雷豹在之前的疊層優(yōu)化建議之外,還加上了一條,盡量減小相鄰層并行的走線(xiàn)的長(cháng)度,這下這個(gè)案例的改板設計就更保險了!正當雷豹開(kāi)始暗爽的時(shí)候,突然Chris來(lái)了一句,那在這個(gè)case里,主控和DDR的布局位置都不變的時(shí)候,具體要怎么走線(xiàn)才能達到縮短并行長(cháng)度的目標呢?雷豹剛開(kāi)始楞了下,不過(guò)鎮定下來(lái)思考片刻后,作為PCB設計出身然后轉到我們高速先生團隊的他還是想到了不少的辦法實(shí)現了!


本文地址:http://selenalain.com/thread-827857-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页