12月3日,Compute Express Link(CXL)聯(lián)盟正式宣布推出CXL 3.2規范。這一新規范的發(fā)布標志著(zhù)CXL技術(shù)在內存互連領(lǐng)域的又一次重要進(jìn)展,為數據中心、高性能計算(HPC)及人工智能(AI)等應用領(lǐng)域帶來(lái)了更加高效、安全和功能豐富的解決方案。 CXL作為一種高速、低延遲的互連技術(shù),自推出以來(lái)便迅速成為業(yè)界關(guān)注的焦點(diǎn)。CXL 3.2規范在CXL 3.0(發(fā)布于2022年8月)和CXL 3.1(發(fā)布于2023年11月)的基礎上,進(jìn)一步優(yōu)化了內存設備的監控與管理功能,并顯著(zhù)增強了安全性和功能性。 CXL 3.2規范的核心亮點(diǎn)之一在于對CXL內存設備的監控和管理的優(yōu)化。新規范引入了用于內存分層的新CXL熱頁(yè)監控單元(CHMU),提供了常見(jiàn)事件記錄功能,以及與PCIe管理消息直通(MMPT)的兼容性。此外,CXL在線(xiàn)固件(FW)激活功能也得以加強,使運營(yíng)商能夠實(shí)時(shí)監測內存的使用狀態(tài)和性能指標,從而優(yōu)化資源配置和提升系統吞吐量。 在功能性方面,CXL 3.2規范通過(guò)增強軟件包修復(PPR)功能,為操作系統和應用程序中的CXL內存設備提供了更強大的支持。針對CXL存儲設備的附加性能監控事件,新規范也進(jìn)行了詳細的定義和擴展,使得設備在復雜應用場(chǎng)景下的性能表現更為出色。 安全性是CXL 3.2規范的另一大亮點(diǎn)。新規范引入了可信安全協(xié)議(TSP),為內存設備提供了更細致的安全機制。通過(guò)新元位存儲功能存儲器(HDM-H)地址區域、擴大IDE保護范圍以及提高具有反向無(wú)效(HDM-DB)功能的僅主機相干設備管理內存的安全性,CXL 3.2規范顯著(zhù)提升了內存設備的數據保護和合規性,有效防止潛在的安全威脅。 此外,CXL 3.2規范還增強了對異構計算環(huán)境的支持能力,促進(jìn)不同設備之間的無(wú)縫協(xié)作,為實(shí)現更高的計算效率和靈活性奠定了技術(shù)基礎。這一改進(jìn)對于當前新興的AI應用和復雜計算需求日益增長(cháng)的市場(chǎng)環(huán)境來(lái)說(shuō),具有特別重要的意義。 CXL聯(lián)盟主席Larrie Carr在發(fā)布會(huì )上表示:“我們很高興地宣布CXL 3.2規范的發(fā)布。這一規范旨在通過(guò)增強CXL存儲設備的安全性和功能,進(jìn)一步推動(dòng)CXL生態(tài)系統的發(fā)展。CXL聯(lián)盟將繼續致力于開(kāi)發(fā)開(kāi)放、連貫的互連技術(shù),并為異構內存和計算解決方案實(shí)現可互操作的生態(tài)系統! 如需了解更多關(guān)于CXL 3.2規范的信息,請訪(fǎng)問(wèn)CXL聯(lián)盟官方網(wǎng)站:https://computeexpresslink.org。 |