協(xié)作提高 5G 和 6G 網(wǎng)絡(luò )的效率并降低成本,使用基于 AI 的自編碼器來(lái)壓縮通道狀態(tài)信息數據 MathWorks 今天宣布,與英特爾旗下公司 Altera 將通力協(xié)作,通過(guò)支持無(wú)線(xiàn)系統工程師使用基于 AI 的自編碼器來(lái)壓縮信道狀態(tài)信息(CSI)數據并顯著(zhù)降低前傳流量和帶寬要求,共同加速 Altera FPGA 的無(wú)線(xiàn)開(kāi)發(fā)。從事 5G 和 6G 無(wú)線(xiàn)通信系統的工程師現可以在降低成本的同時(shí),確保用戶(hù)數據的完整性,并維持無(wú)線(xiàn)通信系統的可靠性和性能標準。 ![]() Altera 垂直市場(chǎng)副總裁兼總經(jīng)理 Mike Fitton 表示:“MathWorks 和 Altera 的協(xié)作使各個(gè)組織能夠在廣泛的 5G 和 6G 無(wú)線(xiàn)通信應用中利用 AI 的強大功能,這些應用涵蓋 5G RAN 和高級駕駛輔助系統(ADAS)等。通過(guò)使用我們的 FPGA AI 套件和 MathWorks 軟件,開(kāi)發(fā)人員可以簡(jiǎn)化從算法設計到硬件實(shí)現的工作流,確保他們基于 AI 的無(wú)線(xiàn)系統滿(mǎn)足現代應用的嚴格要求! MathWorks 提供全面的工具套件,可以增強 AI 和無(wú)線(xiàn)開(kāi)發(fā),特別適用于 Altera FPGA。Deep Learning HDL Toolbox 專(zhuān)門(mén)針對工程師在 FPGA 硬件上實(shí)現深度學(xué)習網(wǎng)絡(luò )的需求進(jìn)行了開(kāi)發(fā)。此創(chuàng )新工具箱可利用 HDL Coder 的功能,使用戶(hù)能夠自定義、構建和部署高效、高性能的深度學(xué)習處理器 IP 核。這一進(jìn)步通過(guò)支持標準網(wǎng)絡(luò )和層,顯著(zhù)增強了無(wú)線(xiàn)應用的性能和靈活性。 MathWorks 首席產(chǎn)品經(jīng)理 Houman Zarrinkoub 表示:“基于 AI 的壓縮是電信行業(yè)的一項強大技術(shù)。MathWorks 軟件為 AI 和無(wú)線(xiàn)發(fā)展奠定了堅實(shí)的基礎。通過(guò)將我們的工具與 Altera 的 FPGA 技術(shù)相集成,無(wú)線(xiàn)工程師可以高效地創(chuàng )建高性能 AI 應用以及高級 5G 和 6G 無(wú)線(xiàn)系統! FPGA AI 套件使用 OpenVINO 工具包,利用常見(jiàn)的行業(yè)框架中預訓練的 AI 模型,在 Altera FPGA 上提供按鈕式自定義 AI 推斷加速器 IP 生成。它進(jìn)一步幫助 FPGA 開(kāi)發(fā)人員使用同類(lèi)最佳 Quartus Prime 軟件 FPGA 流程,將 AI 推斷加速器 IP 無(wú)縫集成到 FPGA 設計中。Deep Learning Toolbox 和 OpenVINO 工具包的結合使用,為開(kāi)發(fā)人員優(yōu)化 Altera FPGA 上的 AI 推斷開(kāi)辟了一條簡(jiǎn)化路徑。 有興趣了解在 Altera FPGA 設備上部署深度學(xué)習的無(wú)線(xiàn)工程師可以點(diǎn)擊此鏈接:https://www.mathworks.com/help/d ... el-arria10-soc.html。 有關(guān) MathWorks 軟件如何加速 Altera FPGA 的無(wú)線(xiàn)和 AI 開(kāi)發(fā)的詳細信息,請訪(fǎng)問(wèn) Simulink、5G Toolbox、Deep Learning Toolbox、HDL Coder 和 Deep Learning HDL Toolbox。 |