查看: 204|回復: 0
打印 上一主題 下一主題

[供應] YXC低抖動(dòng)HCSL差分晶振助力PCIE 5.0

[復制鏈接]
跳轉到指定樓層
樓主
發(fā)表于 2025-3-26 17:03:26 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
關(guān)鍵詞: 差分晶振 , 有源晶振 , 晶振
一、PCIe協(xié)議與參考時(shí)鐘要求
1、PCIe是什么?
PCI Express(Peripheral Component Interconnect Express)是一種高性能、高帶寬的串行總線(xiàn)標準,用于連接計算機內部的各種硬件設備,如顯卡、存儲設備(SSD)、網(wǎng)卡等。它取代了傳統的 PCI 和 AGP 總線(xiàn),并以其高速度、低延遲和強擴展性成為現代計算機系統的核心互聯(lián)技術(shù)。
PCIe 支持多種速率版本,包括 PCIe 1.0、PCIe 2.0、PCIe 3.0、PCIe 4.0、PCIe 5.0和PCIe 6.0,每個(gè)版本都在前一代的基礎上實(shí)現了帶寬的翻倍。
PCIe 6.0已于2022年發(fā)布,其單通道速率提升至64 GT/s,并引入PAM4調制技術(shù),帶寬再次翻倍。同時(shí),PCIe 6.0還增加了FEC(前向糾錯)功能,以應對高速傳輸中的信號衰減問(wèn)題。
圖1:PCIE 6.0協(xié)議標準


2、PCIe參考時(shí)鐘的關(guān)鍵作用
在PCIe系統中,參考時(shí)鐘(Reference Clock)是確保數據傳輸準確性和穩定性的核心組件。其主要作用包括:
· 同步數據傳輸:為SerDes(串行器/解串器)提供精準時(shí)鐘信號,確保發(fā)送端與接收端同步。
· 降低誤碼率:高精度時(shí)鐘減少信號抖動(dòng),降低數據傳輸誤碼率(BER)。
· 支持多設備協(xié)同:在CXL、NVMe-oF等復雜架構中,參考時(shí)鐘需實(shí)現多設備間的相位對齊。
PCIE協(xié)議下的參考時(shí)鐘基本為100MHz HCSL輸出,要求確保數據傳輸的正確性和穩定性,解決時(shí)鐘抖動(dòng)、偏移和噪聲問(wèn)題。
隨著(zhù)PCIe版本的升級,參考時(shí)鐘的性能要求也大幅提高,下表展示了不同PCIe協(xié)議版本對于參考時(shí)鐘RMS抖動(dòng)的要求:
表1:不同PCIe協(xié)議版本對于參考時(shí)鐘RMS抖動(dòng)的要求


二、YXC HCSL輸出差分晶振:滿(mǎn)足PCIe 5.0時(shí)鐘需求的理想選擇

為應對PCIe 5.0對參考時(shí)鐘的嚴苛要求,推薦使用揚興科技YXC差分振蕩器YSO230LR系列和YSO231LJ系列。這兩款產(chǎn)品憑借卓越的性能和可靠性,成為PCIe 5.0參考時(shí)鐘的理想選擇。


YXC產(chǎn)品優(yōu)勢:
· 超低抖動(dòng):相位抖動(dòng)可達0.05ps(typ.) RMS,滿(mǎn)足PCIe 5.0的嚴苛要求,確保信號完整性;
· 高穩定度:總頻差最優(yōu)可達±25ppm @ -40~﹢85℃;
· 差分輸出:支持HSCL、LVDS、LVPECL等多種差分輸出;
· 小型化:提供2.5*2.0mm緊湊設計,適配高密度主板布局;
· 寬溫范圍:提供-40℃~﹢105℃、-40℃~﹢125℃等寬廣的工作溫度選項。

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規則

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页