數字邏輯電路的ASIC設計:實(shí)現高速高可靠性數字系統設計技巧 叢書(shū)名:實(shí)用電子電路設計叢書(shū) 作者:(日本)小林芳直/蔣民/(日)小林芳直 出版社:科學(xué)出版社 出版日期:2005-11 ![]() 本書(shū)以實(shí)現高速高可靠性的數字系統設計為目標,以完全同步式電路為基礎,從技術(shù)實(shí)現的角度介紹ASIC邏輯電路設計技術(shù)。內容包括:邏輯門(mén)電路、邏輯壓縮、組合電路、Johnson計數器、定序器設計及應用等,并介紹了實(shí)現最佳設計的各種工程設計方法。 本書(shū)可供信息工程、電子工程、微電子技術(shù)、計算技術(shù)、控制工程等領(lǐng)域的高等院校師生及工程技術(shù)人員、研制開(kāi)發(fā)人員學(xué)習參考。 ![]() ![]() |
O(∩_∩)O謝謝 |
謝謝 |
3Q |
謝謝!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!! |
謝謝 |
謝謝 |
謝謝, |
謝謝 . |
非常感謝!!! |
非常感謝,謝謝分享 |
非常感謝 |
thanks |
好書(shū),謝謝分享 |
數字邏輯電路的ASIC設計.part1.rar (14.02 MB, 下載次數: 123) |
數字邏輯電路的ASIC設計.part2.rar (13 MB, 下載次數: 118) |