Altera發(fā)布28-nm Stratix V FPGA系列

發(fā)布時(shí)間:2010-4-19 09:24    發(fā)布者:嵌入式公社
關(guān)鍵詞: ALTERA , FPGA , Stratix
Stratix V FPGA突破帶寬瓶頸,同時(shí)降低了系統功耗和成本

Altera公司今天發(fā)布業(yè)界帶寬最大的FPGA——下一代28-nm Stratix V FPGA。Stratix V FPGA具有1.6 Tbps串行交換能力,采用各種創(chuàng )新技術(shù)和前沿28-nm工藝,降低了寬帶應用的成本和功耗。

Stratix V FPGA系列采用TSMC 28-nm高性能(HP)工藝進(jìn)行制造,提供110萬(wàn)邏輯單元(LE)、53-Mbits嵌入式存儲器、3,680個(gè)18x18乘法器,以及工作在業(yè)界最高速率28 Gbps的集成收發(fā)器。器件還采用了業(yè)界最高級的專(zhuān)用硬核知識產(chǎn)權(IP),提高了系統集成度和性能,而沒(méi)有成本和功耗代價(jià)。該系列包括四種型號產(chǎn)品,滿(mǎn)足了無(wú)線(xiàn)/固網(wǎng)通信、軍事、廣播、計算機和存儲、測試和醫療市場(chǎng)的多種應用需求。這些型號產(chǎn)品包括:

•  Stratix V GT FPGA——業(yè)界唯一面向100G以上系統,集成28-Gbps收發(fā)器的FPGA。
•  Stratix V GX FPGA——支持多種應用的600-Mbps至12.5-Gbps收發(fā)器。
•  Stratix V GS FPGA——600-Mbps至12.5-Gbps收發(fā)器,適用于高性能數字信號處理(DSP)應用。
•  Stratix V E FPGA——適用于A(yíng)SIC原型開(kāi)發(fā)和仿真以及高性能計算應用的高密度FPGA。

Stratix V FPGA:為帶寬而打造

Stratix V GX和Stratix V GS FPGA含有66個(gè)高性能、低功耗12.5 Gbps收發(fā)器。Stratix V FPGA支持多種3G、6G和10G協(xié)議以及電氣標準,滿(mǎn)足兼容性要求,例如,10G/40G/100G、Interlaken和PCI Express (PCIe) Gen 3、Gen2、Gen 1。該器件還支持與10G背板(10GBASE-KR)和光模塊的直接鏈接。Stratix V GT FPGA的28-Gbps收發(fā)器設計用于滿(mǎn)足CEI-28G規范。28-Gbps收發(fā)器每通道功耗只有200 mW,大幅度降低了系統單位帶寬功耗。

除了收發(fā)器帶寬,Stratix V FPGA還包括一個(gè)7 x 72位1,600-Mbps DDR3存儲器接口,以及所有I/O上的1.6 Gbps LVDS通道。
Altera對Stratix V FPGA內核體系結構進(jìn)行了改進(jìn),提高了面積和邏輯效率以及系統性能,包括:

•  新的自適應邏輯模塊(ALM)體系結構——在最大的器件中額外增加了800K寄存器,提高了邏輯效率。ALM體系結構適用于需要大量流水線(xiàn)和寄存器的設計。
•  含有M20K模塊的增強嵌入式存儲器結構——提高了面積效率,性能更好。
•  業(yè)界第一款精度可變DSP模塊——實(shí)現了效率最高、性能最好的多精度DSP數據通路。
•  用戶(hù)友好的部分重新配置功能——設計人員可以重新配置部分FPGA,而其他部分仍然正常運行。
如果需要了解Stratix V FPGA體系結構的詳細信息,請訪(fǎng)問(wèn):http://www.altera.com/stratix5。

Stratix V FPGA在所有FPGA中實(shí)現了集成度最高的硬核IP,提高了器件性能,沒(méi)有功耗或者成本代價(jià)。器件增強功能包括PCIe Gen3, Gen2, Gen1、40G/100G以太網(wǎng)、CPRI/OBSAI、Interlaken、Serial RapidIO (SRIO) 2.0和萬(wàn)兆以太網(wǎng)(GbE) 10GBASE-R。增強了讀/寫(xiě)通路的存儲器接口包括DDR3、RLDRAM II和QDR II+。

正如Altera在今年早些時(shí)候發(fā)布的28-nm FPGA創(chuàng )新技術(shù),Stratix V FPGA采用了公司的嵌入式HardCopy模塊。這一獨特的方法使Altera能夠迅速改變FPGA中的增強功能,在三到六個(gè)月內完成專(zhuān)用器件型號的開(kāi)發(fā)。嵌入式HardCopy模塊為用戶(hù)提供了700K等價(jià)LE,與軟核邏輯實(shí)現相比,功耗降低了65%。

過(guò)渡到HardCopy ASIC的途徑

Altera還為Stratix V FPGA用戶(hù)提供HardCopy V ASIC器件,幫助他們以較低的風(fēng)險和成本過(guò)渡到ASIC產(chǎn)品。公司將盡快提供HardCopy V ASIC的詳細信息。

供貨信息

Altera預計于2011年第一季度開(kāi)始發(fā)售Stratix V FPGA樣片。2010年第二季度推出的Quartus II 10.0軟件將為Stratix V FPGA提供支持。關(guān)于A(yíng)ltera高性能FPGA系列的詳細信息,請聯(lián)系您當地的Altera銷(xiāo)售代表,或者訪(fǎng)問(wèn)http://www.altera.com/stratix5。

系列白皮書(shū)、視頻和技術(shù)文檔重點(diǎn)介紹了Stratix V FPGA怎樣幫助您解決目前最難的設計挑戰,您可以在A(yíng)ltera網(wǎng)站上獲得這些資料。如果需要這些資料以及Stratix V FPGA的各種其他信息,請訪(fǎng)問(wèn)http://www.altera.com/stratix5。
本文地址:http://selenalain.com/thread-10560-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页