芯片電感器:顛覆傳統電路設計

發(fā)布時(shí)間:2014-4-2 13:25    發(fā)布者:eechina
關(guān)鍵詞: 芯片電感器 , 電感器
美國加州大學(xué)柏克萊分校(UC Berkeley)的科學(xué)家們表示已經(jīng)找到一種可推動(dòng)芯片電感器(on-chip inductor)技術(shù)進(jìn)展的新方法,將有助于催生新一代微型射頻(RF)電子與無(wú)線(xiàn)通訊系統設計。

加州大學(xué)的研究人員們深入探索在奈米磁鐵(nanomagnet)中奈米材料合成的最新發(fā)展。根據加州大學(xué)柏克萊分校機械工程系教授Liwei Lin表示,研究人員們發(fā)現,采用外覆絕緣層的磁性奈米粒子可使高頻的芯片電感器尺寸縮小,同時(shí)提升性能,同時(shí),藉由其高截止頻率提供良好的導磁率,從而降低在高頻作業(yè)時(shí)的渦流損耗。

工程師們經(jīng)常面對的問(wèn)題是,在試圖縮減芯片電感器尺寸的同時(shí),還得保持其最佳電感與性能。Liwei Lin表示這些困難主要來(lái)自于“基本科學(xué)以及工程實(shí)踐約束”所造成的限制。

芯片電感器技術(shù)并未發(fā)生像電晶體技術(shù)一樣的進(jìn)展電晶體技術(shù)在過(guò)去40年來(lái)一直遵循摩爾定律。電感器在電路上算是一款被動(dòng)元件被歸類(lèi)于“超越摩爾定律”的領(lǐng)域,因此整合的是不會(huì )因摩爾定律而微縮的RF與MEMS等非數位化功能。

芯片電感器架構需要較大的面積,因為在其金屬走線(xiàn)之間需要一定的長(cháng)度、匝數、厚度與空間,以實(shí)現適當的電感與性能。然而,對于要求較大的面積則可能會(huì )因為在旋轉線(xiàn)圈和半導體基板之間產(chǎn)生寄生效應而造成電感損失。

本文地址:http://selenalain.com/thread-128375-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页