高動(dòng)態(tài)范圍ADC:逐次逼近型抑或Σ-Δ型?

發(fā)布時(shí)間:2014-12-15 15:14    發(fā)布者:designapp

        工業(yè)、儀器儀表和醫療設備中使用的高性能數據采集信號鏈需要寬動(dòng)態(tài)范圍和高精度。 通過(guò)增加可編程增益放大器,或者并聯(lián)使用多個(gè)ADC,然后利用數字后處理對結果進(jìn)行平均,可以提高ADC的動(dòng)態(tài)范圍,但受制于功耗、空間和成本,這些方法可能不切實(shí)際。 過(guò)采樣技術(shù)不僅能讓ADC以低成本實(shí)現高動(dòng)態(tài)范圍,而且解決了空間、熱和功耗設計方面的難題。
過(guò)采樣是以大幅高于奈奎斯特速率(兩倍信號帶寬)的速率對輸入信號進(jìn)行采樣,從而提升信噪比(SNR)和有效位數(ENOB)。 當ADC過(guò)采樣時(shí),量化噪聲會(huì )擴展,使其大部分出現在目標帶寬以外,從而增加較低頻率下的整體動(dòng)態(tài)范圍。 利用數字后處理可以消除目標帶寬之外的噪聲,如圖1所示。 過(guò)采樣比(OSR)等于采樣速率除以奈奎斯特速率。 過(guò)采樣引起的動(dòng)態(tài)范圍增加量(ΔDR)可計算如下:ΔDR = log2(OSR) × 3 dB。 例如,對ADC進(jìn)行4倍過(guò)采樣可增加6 dB的動(dòng)態(tài)范圍或多提供1位分辨率。



圖1 . 奈奎斯特ADC過(guò)采樣


多數集成數字濾波器的Σ-Δ型ADC原本就可以實(shí)現過(guò)采樣特性,調制器時(shí)鐘速率通常是信號帶寬的32到256倍,但對于需要快速切換輸入通道的應用,可用的Σ-Δ型ADC很有限。 SAR型架構沒(méi)有延時(shí)或流水線(xiàn)延遲,支持高速控制環(huán)路和輸入通道快速切換,并且其高吞吐速率也允許過(guò)采樣。

雖然這兩種ADC拓撲結構都能精確地測量低頻信號,但SAR型ADC的功耗與吞吐速率成正比,而Σ-Δ型ADC的功耗通常是固定的,相比之下,前者的功耗至少要低50%。 ADI公司的5 MSPS、18位SAR型ADC AD7960就是一個(gè)例子,它具有高吞吐速率和線(xiàn)性功耗變化特性。
放置在SAR型ADC之前的低通濾波器可使混疊最小,并能通過(guò)限制帶寬來(lái)降低噪聲。 Σ-Δ型ADC的高過(guò)采樣比和數字濾波器可最大程度地降低其模擬輸入端的抗混疊要求,過(guò)采樣則能降低整體噪聲。 為了提高靈活性,FPGA上也可以執行定制數字濾波。
高性能SAR型ADC的低噪底和高線(xiàn)性度使其能夠提供更高的帶寬、高精度和較短時(shí)間窗口內的離散采樣能力,滿(mǎn)足快速測量和控制應用的要求。 高吞吐速率、低功耗和小尺寸則有助于設計人員應對高通道密度系統中常見(jiàn)的空間、散熱、功耗及其他重要設計挑戰。 針對滿(mǎn)量程輸入信號,SAR型ADC還能提供最低的噪底,實(shí)現更高的SNR和出色的線(xiàn)性度,但與Σ-Δ型ADC不同的是,SAR型ADC無(wú)法抑制接近DC(50/60 Hz)的1/f 噪聲。
SAR型和Σ-Δ型ADC各有千秋,數據采集系統設計人員必須根據性能、速度、空間、功耗和成本要求進(jìn)行抉擇。



本文地址:http://selenalain.com/thread-135197-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页