一種基于CPLD實(shí)現QPSK調制電路設計

發(fā)布時(shí)間:2015-11-13 09:57    發(fā)布者:designapp
關(guān)鍵詞: CPLD , QPSK , 調制
  QPSK是數字通信系統中一種常用的多進(jìn)制調制方式。其調制的基本原理:對輸入的二進(jìn)制序列按每?jì)晌淮a元分為一組,用載波的四種相位表征它們。實(shí)際上QPSK信號是兩路正交雙邊帶信號,F在人們對通信的要求越來(lái)越高,高速率、大容量、以及多業(yè)務(wù),這些對有限的頻譜資源構成了大的挑戰。因此,對相移鍵控的研究具有重要意義,因為信道條件的限制,大多數數字通信系統采用了對幅度波動(dòng)不敏感的頻移鍵控、相移鍵控和相應的派生調制方式。
  基于以上QPSK調制,本設計基于CPLD采用相位選擇法來(lái)實(shí)現調制。
  1。 QPSK調制原理
  QPSK信號的正弦載波有4個(gè)可能的離散相位狀態(tài),每個(gè)載波相位攜帶2個(gè)二進(jìn)制符號(00、01、10、11),其信號表示式為圖1(a)是載波初始相位為0°的QPSK信號矢量圖,如上圖1(b)是初始相位為45°的QPSK信號的矢量圖。
  


  圖1
  QPSK調制有兩種產(chǎn)生方法:相乘電路法和相位選擇法。
  乘法電路調制:二進(jìn)制碼經(jīng)過(guò)串并變換器分為兩個(gè)半速率雙極性碼,兩路信號經(jīng)過(guò)低通濾波,分別與相互正交的兩路載波信號相乘,然后兩路信號相加得到QPSK信號。
  相位選擇法:輸入二進(jìn)制數據經(jīng)過(guò)串/并變換輸出雙比特碼元,四相載波產(chǎn)生器輸出四種不同相位的載波,邏輯選相電路根據串/并變換輸入的雙比特碼元,每個(gè)時(shí)間間隔選擇其中一種相位的載波作為輸出,然后經(jīng)帶通濾波器濾除帶外干擾信號,就得到QPSK調制信號。
  2. 本設計調制原理
  在設計中采用相位選擇法來(lái)實(shí)現,QPSK信號有四種狀態(tài)(00、01、10、11),將輸入二進(jìn)制序列每?jì)晌淮a元分為一組。
  方案中,用四種波形表示四種相位(圖2)
  


  圖2
  3. 系統模塊設計
  電路總分為6部分:
  第一部分:電源電路,為整個(gè)電路提供5V的電壓;
  第二部分:時(shí)鐘信號電路,用來(lái)產(chǎn)生一個(gè)4MHz的時(shí)鐘;
  第三部分:基帶信號產(chǎn)生電路,產(chǎn)生五種序列碼(全0碼、全1碼、0\1碼、7位M序列和15位M序列);
  第四部分:調制電路,實(shí)現基帶信號調制成抽樣信號輸出;
  第五部分:D/A轉換電路,將調制模塊輸出的信號轉換成模擬信號輸出;
  第六部分:濾波電路,對D/A轉換后的模擬信號經(jīng)濾波完成模擬信號重建。
                               
                                                               
                               
                  3.1 電源模塊
  為電路提供5V電壓的設計實(shí)現方案有多種,如采用USB提供5V電壓也可以設計直流穩壓電源。直流穩壓電源的設計要先采用電源變壓器經(jīng)過(guò)整流電路然后濾波最后穩壓這四部,設計實(shí)現起來(lái)相對復雜。設計中購買(mǎi)9V輸出電源,將9V電源轉化為5V電源。電路由一個(gè)7805芯片和2個(gè)電容組成,7805的1腳接電源電壓輸入,2腳接地,3腳經(jīng)穩壓后輸出5V電壓。C1、C2用來(lái)濾出紋波。
  3.2 時(shí)鐘信號模塊
  時(shí)鐘電路模塊由2個(gè)反相器構成反饋,配合1個(gè)電容和2個(gè)電阻使晶振起振,來(lái)產(chǎn)生一個(gè)4MHz的時(shí)鐘。
  3.3 基帶信號產(chǎn)生模塊
  此模塊的作用是產(chǎn)生五種基帶信號(全0碼、全1碼、0\1碼、7位M序列和15位M序列)。
  3.4 D/A模塊
  調制模塊調制出來(lái)的信號是數字基帶信號,需要經(jīng)過(guò)D/A轉換為模擬信號,在設計中選用DAC0832實(shí)現D/A轉換。
  DAC0832輸出的是電流,但要求輸出是電壓,所以電路還必須經(jīng)過(guò)一個(gè)運算放大器轉換成電壓。
  3.5 濾波模塊
  濾波電路在設計中采用的是一個(gè)壓控電壓源低通濾波器。其截至頻率為50KHz,增益為2,K=5.
  4. 調制信號仿真
  調制信號的仿真結果如下:
  當輸入0/1碼時(shí),由于寄存器y為2,所以循環(huán)輸出電平為005A7FBF.FFBF7F5A仿真波形如圖3所示。
  


  圖3
  當輸入15位M序列碼時(shí),由于寄存器y值是變化的,所以輸出電平不是循環(huán)的,仿真波形如圖4所示。
  


  圖4
  5. 結束語(yǔ)
  本次設計主要硬件模塊有基帶信號產(chǎn)生模塊、調制模塊、D/A轉換模塊和濾波模塊,其中為簡(jiǎn)化設計系統設計供電模塊采用了5V電池供電,基帶信號產(chǎn)生模塊和調制模塊是設計中的關(guān)鍵點(diǎn)和難點(diǎn),其基于CPLD設計,CPLD是一種整合性較高的邏輯邏輯元件。有高整合性的特點(diǎn),故其有性能提升,可靠度增加,PCB面積減少和成本低等優(yōu)點(diǎn)。
                               
                                                               
                               
               
本文地址:http://selenalain.com/thread-156328-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页