上拉電阻和下拉電阻的作用、選擇

發(fā)布時(shí)間:2016-1-6 10:39    發(fā)布者:designapp
關(guān)鍵詞: 上拉電阻 , 下拉電阻
  本文主要介紹上拉電阻和下拉電阻的作用及選擇,感興趣的朋友可以看看。
  上拉電阻就是把不確定的信號通過(guò)一個(gè)電阻鉗位在高電平,此電阻還起到限流的作用。
  同理,下拉電阻是把不確定的信號鉗位在低電平。
  上拉電阻是指器件的輸入電流,而下拉指的是輸出電流。
  那么在什么時(shí)候使用上、下拉電阻呢?
  1、當TTL電路驅動(dòng)CMOS電路時(shí),如果TTL電路輸出的高電平低于CMOS電路的
  最低高電平(一般為3.5V),這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。
  2、OC門(mén)電路必須加上拉電阻,以提高輸出的高電平值。
  3、為加大輸出引腳的驅動(dòng)能力,有的單片機管腳上也常使用上拉電阻。
  4、在CMOS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻降低輸入阻抗,
  提供泄荷通路。
  5、芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號的噪聲容限,增強抗干擾能力。
  6、提高總線(xiàn)的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
  7、長(cháng)線(xiàn)傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
  另外,上拉電阻阻值的選擇原則包括:
  1、從節約功耗及芯片的灌電流能力考慮應當足夠大;電阻大,電流小。
  2、從確保足夠的驅動(dòng)電流考慮應當足夠小;電阻小,電流大。
  3、對于高速電路,過(guò)大的上拉電阻可能邊沿變平緩。
  綜合考慮以上三點(diǎn),通常在1k到10k之間選取。對下拉電阻也有類(lèi)似道理。
                               
                                                               
                               
               
本文地址:http://selenalain.com/thread-159755-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页