DSP:時(shí)序控制能力較弱。(沒(méi)辦法。有了指令集,就有指令周期。而且受到時(shí)鐘約束)控制能力較強(有指令集。但是不是專(zhuān)業(yè)搞控制的)數字信號處理及算法強(專(zhuān)業(yè)特長(cháng)嘛) FPGA: 時(shí)序控制能力強。(時(shí)序能力強,沒(méi)有指令周期,速度快)控制能力較強(由于沒(méi)有指令集,不如ARM和單片機)。數字信號處理及算法弱(這里講的弱是指內部不集成DSP的前提下) DSP和FPGA開(kāi)發(fā)的概述:DSP,專(zhuān)用電路(內部結構已經(jīng)固定)通過(guò)對RAM內部的指令和數據工作(這個(gè)是CPU和ARM等等的工作方式)所以開(kāi)發(fā)遵循嵌入式軟件的設計原則。調試應更注重于算法的實(shí)現。FPGA,ASIC一種,經(jīng)典FPGA的內部結構是寄存器+組合邏輯(查找表)。最后是按照邏輯電路進(jìn)行設計。所以是屬于硬件設計原則。調試除了需要關(guān)心功能以外,還需要關(guān)心電路方面的特性。比如說(shuō)延遲,整體功率等等。開(kāi)發(fā)工具:DSP仿真器,開(kāi)發(fā)板。仿真器比較多,網(wǎng)上查吧,DSP仿真器,網(wǎng)上大堆的,嫌不夠正規,TI網(wǎng)站自己找教程和datasheet。FPGA:開(kāi)發(fā)工具比較多,他分成綜合工具,仿真工具和開(kāi)發(fā)板,綜合工具altera的Quartus和xilinx的ISE以及synplicity的synplify用的比較多。仿真么,modelsim,時(shí)序仿真利器。也是網(wǎng)上去找吧。多滴很~~ DSP么,專(zhuān)業(yè)性比較強。而且的確能做別的IC做不了的事情(人家里面乘法器資源沒(méi)話(huà)說(shuō)穩定性和效率在數字信號處理這塊基本無(wú)人能出其右)FPGA呢相對來(lái)說(shuō)可以運用的面比較廣泛(不過(guò)也是近期的事情。其實(shí)FPGA很早就有。只是當初設計領(lǐng)域都是通信方面的,F在有集成CPU和DSP以及公司提供的軟核的強力支持,設計面越來(lái)越廣) |