搜索
熱門(mén)關(guān)鍵詞:
傳感器
聯(lián)發(fā)科
Marvell
ARM
電容
手機版
官方微博
微信公眾號
登錄
|
免費注冊
首頁(yè)
新聞
新品
文章
下載
電路
問(wèn)答
視頻
職場(chǎng)
雜談
會(huì )展
工具
博客
論壇
在線(xiàn)研討會(huì )
技術(shù)頻道:
單片機/處理器
FPGA
軟件/編程
電源技術(shù)
模擬電子
PCB設計
測試測量
MEMS
系統設計
無(wú)源/分立器件
音頻/視頻/顯示
應用頻道:
消費電子
工業(yè)/測控
汽車(chē)電子
通信/網(wǎng)絡(luò )
醫療電子
機器人
當前位置:
EEChina首頁(yè)
›
論壇
›
草稿箱
返回列表
查看:
2638
|
回復:
0
一種因光纖漂移引起 SERDES FIFO 溢出的解決方案
[復制鏈接]
designapp
designapp
當前離線(xiàn)
積分
16020
電梯直達
樓主
發(fā)表于 2016-10-26 15:34:12
|
只看該作者
|
倒序瀏覽
|
閱讀模式
貿澤電子有獎問(wèn)答視頻,回答正確發(fā)放10元微信紅包
關(guān)鍵詞:
SERDES
,
FIFO
,
光纖
,
方案
摘要分布式基站系統中,RRU 通常會(huì )通過(guò)光纖拉遠實(shí)現與 BBU 的遠程互聯(lián)。由于光纖自身的特性,傳輸過(guò)程中必然會(huì )引入抖動(dòng)和漂移;尤其是漂移,因其低頻特性,并且難于濾除,在SERDES 的 FIFO 深度不夠的情況下有可能會(huì )造成 FIFO 的溢出。本文首先會(huì )對這個(gè)問(wèn)題進(jìn)行一般性地分析,在此基礎上我們將以
德州儀器
公司 10G SERDES 器件 TLK10002 為例,提出一個(gè)新的解決方案,即采用雙時(shí)鐘模式提供 SERDES系統時(shí)鐘,并且探討了這種模式的具體實(shí)現方式。同時(shí),為了驗證雙時(shí)鐘方案的可行性,我們搭建了相應的測試平臺,并給出了相應的測試結果。1、 光纖漂移引起的 SERDES FIFO 溢出問(wèn)題分析1.1 漂移及漂移形成的原因漂移是一個(gè)數字信號的有效瞬時(shí)在時(shí)間上偏離其理想位置的,非累計性的偏離。所謂的“長(cháng)期的偏離”是指偏離隨時(shí)間較慢的變化,通常認為變化頻率低于 10Hz 就屬于較慢的變化。實(shí)際數字信號存在的相位噪聲,抖動(dòng)時(shí)相位噪聲的高頻成分,漂移是相位噪聲的低頻成分,工程中以10Hz 來(lái)劃分高、低頻。產(chǎn)生這兩種頻率成分的機理有所不同。產(chǎn)生低頻成分,也就是產(chǎn)生漂移的主要原因是傳輸媒質(zhì)和設備中傳輸時(shí)延的變化,例如光纖白天受熱變長(cháng),時(shí)延增加,信號遲到,相位滯后;光纖夜間受冷變短,時(shí)延減少,信號早到、相位超前。產(chǎn)生高頻成分,也就是產(chǎn)生抖動(dòng)的主要原因是內部噪聲引起的信號過(guò)零點(diǎn)隨機變化,例如
振蕩器
輸出信號的相位噪聲,數字邏輯開(kāi)關(guān)時(shí)刻的不確定性等。漂移不會(huì )直接導致傳輸產(chǎn)生誤碼,因為傳輸設備的恢復時(shí)鐘
電路
能跟蹤相位的慢變化。漂移幅度變化雖慢,但長(cháng)期累積幅度可能高達 1000UI[3]。1.2 漂移引起的 SERDES FIFO 溢出問(wèn)題分析
一個(gè)典型的 BBU 和 RRU 系統級聯(lián)方案如圖 1 所示,在 RRU 一側,由于 JC PLL(主時(shí)鐘芯片)會(huì )自動(dòng)跟蹤輸入的串行數據流,當輸入頻率發(fā)生變化時(shí),JC PLL 會(huì )調整輸出頻率以匹配輸入頻率的變化。在這個(gè)跳變瞬間,如果 SERDES 的 FIFO 的讀寫(xiě)速率可能不一致,導致 FIFO 的沖突,從而造成溢出。但是,通過(guò)選擇跳變速度足夠快的 JC PLL,這種溢出是完全可以避免的,而一旦JC PLL 鎖定到輸入數據流,FIFO 讀寫(xiě)工作在同一速率,就不會(huì )存在溢出問(wèn)題。在 BBU 一側,值得注意的是時(shí)鐘信號的抖動(dòng),尤其是漂移引起的 FIFO 溢出。如果這種漂移來(lái)自于 BBU 自身的參考時(shí)鐘,由于輸入數據數率是與 BBU 速率匹配的,不會(huì )造成任何問(wèn)題; 但是,如上節所闡述的,光纖的溫漂等特性有可能引入新的漂移,如果 RX FIFO 兩側工作在不同的時(shí)鐘域, 這種光纖引入漂移會(huì )造成 SERDES 內部 FIFO 的碰撞,FIFO 自身的深度如果不足以吸收這種碰撞,就會(huì )引起 FIFO 溢出。2、BBU SERDES 雙系統時(shí)鐘方案及具體實(shí)現2.1 TLK10002 內部時(shí)鐘架構TLK10002 是德州儀器公司推出的雙通道 10G SERDES 芯片,它可以支持目前所有的 CPRI 和OBSAI 速率,從 1.2288Gbps 到 9.8304Gbps,因而特別適合無(wú)線(xiàn)基站的應用。TLK10002 內部的時(shí)鐘架構如圖 2 所示,它的 A/B 通道可以通過(guò) REFCLK0P/N 或者REFCLK1P/N 管腳來(lái)提供參考時(shí)鐘,這兩個(gè)參考時(shí)鐘的選擇可以通過(guò) MDIO 或者REFCLKA_SEL 和 REFCLKB_SEL 管腳來(lái)實(shí)現。高速側 SERDES 的 CDR 主要用于從輸入串行數據中恢復時(shí)鐘信號,恢復的時(shí)鐘信號從CLKOUTAP/N 和 CLKOUTBP/N 輸出。輸出信號頻率有多種選擇:通過(guò)寄存器配置,用恢復時(shí)鐘頻率除以 1, 2, 4, 5, 8, 10, 16, 20, 或者 25 均可。對于每個(gè)通道而言,高速側 SERDES 和低速側 SERDES 可以工作在一個(gè)時(shí)鐘域,即兩者使用同一參考時(shí)鐘;同時(shí),TLK10002 也提供了另外一種時(shí)鐘模式,即高速側 SERDES 和低速側SERDES 使用不同的參考時(shí)鐘,這種情況下,高速側鎖相環(huán)和低速側鎖相環(huán)會(huì )工作在不同的時(shí)鐘域。
2.2 TLK10002 雙時(shí)鐘系統方案基于雙時(shí)鐘 TLK10002 構建的系統級聯(lián)方案如圖 3 所示。在這種方案中,TLK10002 高速側SERDES 和低速側 SERDES 采用不同的參考時(shí)鐘。在 BBU 一側,高速側鎖相環(huán)采用本地的參考時(shí)鐘,一旦高速側鎖相環(huán)鎖定,并且 BBU 和 RRU 之間建立穩定的鏈路,BBU 一側 TLK10002 的 CDR 會(huì )有穩定輸出,這個(gè)輸出給 BBU 上的 Jitter Cleaner 提供參考輸入。 一旦 Jitter Cleaner 正常鎖定,它的輸出又會(huì )作為低速側鎖相環(huán)的參考輸入。采用這種配置,由于 SERDES 本身可以處理最高 200ppm 的頻率偏移,發(fā)射和接收通道的速率是完全相互獨立的。這樣,FIFO 的兩側完全工作在同一時(shí)鐘域,FIFO 就不會(huì )存在溢出的風(fēng)險。在這種情況下,FIFO 僅僅用來(lái)吸收不同時(shí)鐘之間的相位偏移和補償 jitter cleaner 的跟蹤能力。
2.3 雙系統時(shí)鐘方案的具體實(shí)現以 BBU 一側為例,雙系統時(shí)鐘方案具體實(shí)現方式如下圖 4 所示。在這個(gè)方案中,由于 LMK04808具有超低相位噪聲特性,我們使用它作為抖動(dòng)消除器。
對圖 4 所示的系統,系統配置及操作順序如下:1) 正常配置 TLK10002 0X00 到 0X0D 寄存器。2) 等待 TLK10002 高速側鎖相環(huán) HS PLL 正常鎖定。//只要本地參考時(shí)鐘準備就緒,高速側鎖相環(huán)即可鎖定(此時(shí)并不需要建立穩定的 10G 鏈路)。3) 切換 TLK10002 ENRX:先置為 0,再置為 1。//使 HS SERDES 自適應鏈路狀況。4) 等待 10ms。 //等待 HS SERDES 設置參數,確保 CDR 為 LMK04808 提供有效的參考時(shí)鐘。5) 配置 LMK04808 確保其正常鎖定。6) 等待 TLK10002 低速側鎖相環(huán) LS PLL 正常鎖定。//只要 LMK04808 鎖定并且正常輸出,LS PLL 就可以正常鎖定7) 重啟數據通路。//此時(shí),低速側和高速側 SERDES 都具有有效時(shí)鐘,重啟數據通路可以?xún)?yōu)化 FIFO的指針位置和觸發(fā)低速側 Lane 重新對齊3、雙系統時(shí)鐘方案實(shí)際測試3.1 測試設置TLK10002 雙系統時(shí)鐘方案測試設置如圖 5 所示。J-BERT 用來(lái)產(chǎn)生 9.8304Gbps 的 PRBS7 測試信號,在這個(gè)信號上會(huì )加載 45ps 的寬帶隨機抖動(dòng);VXI Clock Generator 用于產(chǎn)生 122.88MHz 的本地時(shí)鐘,作為 TLK10002 高速側鎖相環(huán)的參考時(shí)鐘;LMK04808 作為本地的 Jitter Cleaner,采用 LMK04808 評估板默認的配置,TLK10002 CDR 輸出 122.88MHz 信號作為 LMK04808 參考輸入,LMK04808 輸出的 122.88MHz LVPECL 信號作為 TLK10002 低速側鎖相環(huán)的參考時(shí)鐘;TLK10002 配置成 9.8304Gbps PRBS 測試模式,發(fā)射通道采用默認的設置;高速
示波器
用于觀(guān)測 TLK10002 發(fā)射通道輸出 9.8304Gbps 高速串行信號。在 A、B、C、D 四個(gè)測試點(diǎn),我們將分別測試 TLK10002 串行輸入信號眼圖、TLK10002 恢復時(shí)鐘信號相噪、LMK04808 輸出信號相噪以及 TLK10002 發(fā)射機輸出眼圖。
3.2 實(shí)測結果TLK10002 串行輸入信號眼圖如圖 6 所示,它的隨機抖動(dòng)(Rj)為 2.98ps,確定抖動(dòng)(Dj)為4.23ps,總的抖動(dòng)(Tj)為 44.98ps,通常,這種類(lèi)型的寬帶隨機抖動(dòng)是很難通過(guò)均衡來(lái)消除的。
TLK10002 恢復時(shí)鐘輸出相噪曲線(xiàn)如圖 7 所示,采用圖 6 所示的輸入信號,TLK10002 的恢復時(shí)鐘 RMS 抖動(dòng)為 3.98ps(1KHz~20MHz)。
LMK04808 輸出相噪如圖 8 所示,可以看到在通過(guò) Jitter Cleaner(LMK04808)之后,由于LMK04808 的強勁抖動(dòng)消除能力,其輸出 RMS 抖動(dòng)僅為 121fs(1KHz~20MHz)。
TLK10002 發(fā)射通道輸出眼圖如圖 9 所示,其隨機抖動(dòng)(Rj)為 1.02ps,確定抖動(dòng)(Dj)為5.79ps,總的抖動(dòng)(Tj)僅為 19.6ps,眼圖清晰。
4、結論由上述理論分析和實(shí)際測試結果可以清楚地看到由 TLK10002 、LMK04808 構建的雙時(shí)鐘系統方案完全可以避免因光纖引入漂移從而導致 SERDES FIFO 溢出的問(wèn)題;同時(shí),由于發(fā)射機眼圖主要是由本地參考時(shí)鐘的相噪決定,采用這種雙時(shí)鐘模式對眼圖以及發(fā)射機輸出噪聲性能沒(méi)有影響。
收藏
0
頂
0
踩
0
相關(guān)文章
•
全國產(chǎn)供應鏈、完成HSMT芯片互聯(lián)互通測試,納芯微推出車(chē)載視頻SerDes芯片組NLS9116和NLS9246
•
日本科學(xué)家實(shí)現19芯光纖傳輸新突破 每秒1.02Pb創(chuàng )全球最高速長(cháng)距紀錄
•
來(lái)了~來(lái)了~英飛凌PAG2P-2S全新AI智能全方位超高密度65W USB-C PD充電器
•
基于ST VIPERGAN50的50W 反激隔離型智能風(fēng)冷無(wú)霜冰箱電源解決方案
•
【科技前沿】基于Infineon CoolGaN™ 200W 超薄壁畫(huà)電視電源方案
•
【聚焦MIPI】系列之二:汽車(chē)SerDes實(shí)現更好的ADAS攝像頭傳感器
•
30V降12V1A 24V降9V5V3.3V1A 方案 降壓恒壓芯片IC-H4010 100%占空比
•
【聚焦MIPI】系列之一:解讀新一代汽車(chē)高速連接標準A-PHY
•
誤碼率僅有標準約 3%,Cadence演示全球首款128GT/s PCIe 7.0光纖連接方案
•
英德兩國研究人員通過(guò)常規光纖傳輸量子數據,首次實(shí)現量子互聯(lián)網(wǎng)關(guān)鍵連接
回復
舉報
返回列表
高級模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登錄后才可以回帖
登錄
|
立即注冊
本版積分規則
發(fā)表回復
回帖后跳轉到最后一頁(yè)
關(guān)于我們
-
服務(wù)條款
-
使用指南
-
站點(diǎn)地圖
-
友情鏈接
-
聯(lián)系我們
電子工程網(wǎng)
© 版權所有
京ICP備16069177號
| 京公網(wǎng)安備11010502021702
快速回復
返回頂部
返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页