ARM硬件設計:JTAG引腳和PIO引腳

發(fā)布時(shí)間:2010-9-13 13:47    發(fā)布者:techshare
關(guān)鍵詞: arm , JTAG , PIO , 引腳 , 硬件設計
JTAG/ICE端口引腳

在帶IEEE1149標準的JTAG/ICE端口的任何ARM處理器中,TDI,TDO,TMS和TCK是最少的引腳。除TDO引腳外的其他所有引腳內部均有大約10KR的上拉電阻。

這些引腳用來(lái)訪(fǎng)問(wèn)ARM內核的ICE以進(jìn)行調試。ATX40X系列在數字I/O單元不具有邊界掃描特性,因此在此系列中JTAG的邊界掃描特性不能使用。

PIO引腳

1.復用引腳


大多數的I/O引腳復用為一個(gè)或兩個(gè)內部設備。這些引腳的大多數在PIO模式重新安排狀態(tài),舉例來(lái)說(shuō),對于P21/TXD/NTR1示例來(lái)說(shuō),不受內部設備驅動(dòng)。其他一些引腳像地址線(xiàn)A20-A23在外圍模式有他們自己的安排狀態(tài),舉例來(lái)說(shuō),受EBI驅動(dòng)。如果這些引腳復位后由不由外圍設備驅動(dòng),他們作為通用I/O引腳。

未使用的引腳不用連接但為了避免一些外部異常信號導致的不必要行為和/或內部震蕩導致的額外電流損耗,通?紤]在初始化代碼中設置這些未使用的引腳為輸出模式。這些I/O線(xiàn)在嵌入式微控制器中沒(méi)有上拉或下拉電阻。

2.單一功能的PIO引腳

單一功能的PIO引腳不和任何內部設備復用的I/O引腳。缺省狀態(tài),所有I/O引腳在復位后在輸入模式。未使用的I/O引腳可以不連接,但要在初始化代碼中設置為輸出模式。這些I/O線(xiàn)在嵌入式微控制器中沒(méi)有上拉或下拉電阻。
本文地址:http://selenalain.com/thread-26419-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
andykim 發(fā)表于 2010-9-25 11:44:15
收藏了
jcwangzi 發(fā)表于 2010-10-2 20:31:45
good !!
zzm天龍 發(fā)表于 2010-10-11 22:57:10
hao
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页