高速PCB設計中布線(xiàn)基本要求

發(fā)布時(shí)間:2017-2-10 10:36    發(fā)布者:飛翔的烏龜002

高速PCB設計中常規PCB布線(xiàn),有以下基本要求:

(1)QFP、SOP等封裝的矩形焊盤(pán)出線(xiàn),應從PIN中心引出(一般采用鋪shape)

(2)布線(xiàn)到板邊的距離不小于20MIL。

(3)金屬外殼器件下,不允許有其它網(wǎng)絡(luò )過(guò)孔,表層布線(xiàn)(常見(jiàn)金屬殼體有晶振,電池等)

(4)除封裝本身引起的DRC錯誤外,布線(xiàn)不得有DRC錯誤,包括同名網(wǎng)絡(luò )DRC錯誤,兼容設計除外。

(5)PCB設計完成后沒(méi)有未連接的網(wǎng)絡(luò ),具PCB網(wǎng)絡(luò )與電路圖網(wǎng)表一致。

(6)不允許出現Dangline Line。

(7)如明確不需要保留非功能焊盤(pán),光繪文件中必須去除。

(8)建議布線(xiàn)到板邊的距離大于2MM

(9)建議信號線(xiàn)優(yōu)先選擇內層布線(xiàn)

(10)建議高速信號區域相應的電源平面或地平面盡可能保持完整

(11)建議布線(xiàn)分布均勻,大面積無(wú)布線(xiàn)的區域需要輔銅,但要求不影響阻抗控制

(12)建議所有布線(xiàn)需倒角,倒角角度推薦45度

(13)建議防止信號線(xiàn)在相鄰層形成邊長(cháng)超過(guò)200MIL的自環(huán)

(14)建議相鄰層的布線(xiàn)方向成正交結構

說(shuō)明:相鄰層的布線(xiàn)避免走成同一方向,以減少層間串擾,如果不可避免,特別是信號速率較高時(shí),應考慮用地平面隔離各布線(xiàn)層,用地信號隔離各信號線(xiàn)。

了解更多文章請關(guān)注于博士信號完整性微信公眾號  zdcx007


本文地址:http://selenalain.com/thread-353009-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页