愛(ài)普生晶振電路中負載電容C1 C2電容的選擇

發(fā)布時(shí)間:2017-2-20 15:43    發(fā)布者:shthdz15
關(guān)鍵詞: 晶振 , 愛(ài)普生 , 電容
只有在電路中使用晶體諧振器,才需要考慮負載電容問(wèn)題。在選擇時(shí)需要依據以下三個(gè)基本原則:
(1):因為每一種晶振都有各自的特性,所以最好按制造廠(chǎng)商所提供的數值選擇外部元器件。
(2):在許可范圍內,C1,C2值越低越好。C值偏大雖有利于振蕩器的穩定,但將會(huì )增加起振時(shí)間。
(3):應使C2值大于C1值,這樣可使上電時(shí),加快晶振起振。
愛(ài)普生晶振 FA-20H
在石英晶體諧振器和陶瓷諧振器的應用中,需要注意負載電容的選擇。不同廠(chǎng)家生產(chǎn)的石英晶體諧振器和陶瓷諧振器的特性和品質(zhì)都存在較大差異,在選用時(shí),要了解該型號振蕩器的關(guān)鍵指標,如等效電阻,廠(chǎng)家建議負載電容,頻率偏差等。在實(shí)際電路中,也可以通過(guò)示波器觀(guān)察振蕩波形來(lái)判斷振蕩器是否工作在最佳狀態(tài)。示波器在觀(guān)察振蕩波形時(shí),觀(guān)察OSCO管腳(Oscillatoroutput),應選擇100MHz帶寬以上的示波器探頭,這種探頭的輸入阻抗高,容抗小,對振蕩波形相對影響小。(由于探頭上一般存在10~20pF的電容,所以觀(guān)測時(shí),適當減小在OSCO管腳的電容可以獲得更接近實(shí)際的振蕩波形)。工作良好的振蕩波形應該是一個(gè)漂亮的正弦波,峰峰值應該大于電源電壓的70%。若峰峰值小于70%,可適當減小OSCI及OSCO管腳上的外接負載電容。反之,若峰峰值接近電源電壓且振蕩波形發(fā)生畸變,則可適當增加負載電容。用示波器檢測OSCI(Oscillatorinput)管腳,容易導致振蕩器停振,原因是:
部分的探頭阻抗小不可以直接測試,可以用串電容的方法來(lái)進(jìn)行測試。如常用的4MHz石英晶體諧振器,通常廠(chǎng)家建議的外接負載電容為10~30pF左右。若取中心值15pF,則C1,C2各取30pF可得到其串聯(lián)等效電容值15pF。同時(shí)考慮到還另外存在的電路板分布電容,芯片管腳電容,晶體自身寄生電容等都會(huì )影響總電容值,故實(shí)際配置C1,C2時(shí),可各取20~15pF左右。并且C1,C2使用瓷片電容為佳。
愛(ài)普生晶振FC-135
問(wèn):如何判斷電路中晶振是否被過(guò)分驅動(dòng)?
答:電阻RS常用來(lái)防止晶振被過(guò)分驅動(dòng)。過(guò)分驅動(dòng)晶振會(huì )漸漸損耗減少晶振的接觸電鍍,這將引起頻率的上升?捎靡慌_示波器檢測OSC輸出腳,如果檢測一非常清晰的正弦波,且正弦波的上限值和下限值都符合時(shí)鐘輸入需要,則晶振未被過(guò)分驅動(dòng);相反,如果正弦波形的波峰,波谷兩端被削平,而使波形成為方形,則晶振被過(guò)分驅動(dòng)。這時(shí)就需要用電阻RS來(lái)防止晶振被過(guò)分驅動(dòng)。判斷電阻RS值大小的最簡(jiǎn)單的方法就是串聯(lián)一個(gè)5k或10k的微調電阻,從0開(kāi)始慢慢調高,一直到正弦波不再被削平為止。通過(guò)此辦法就可以找到最接近的電阻RS值。

本文地址:http://selenalain.com/thread-354283-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)在線(xiàn)工具

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页