賽靈思發(fā)布Spartan-6 FPGA 和 Virtex-6 FPGA DSP開(kāi)發(fā)套件

發(fā)布時(shí)間:2010-12-7 16:36    發(fā)布者:嵌入式公社
關(guān)鍵詞: Spartan-6 , Virtex-6
安富利電子元件、MathWorks、德州儀器、4DSP賽靈思通力協(xié)作,共同推出新型套件,滿(mǎn)足市場(chǎng)從高性能到低成本DSP的全面需求

賽靈思公司(Xilinx)推出三款新型開(kāi)發(fā)套件,進(jìn)一步提升數字信號處理開(kāi)發(fā)人員的實(shí)力,幫助他們方便地應用 FPGA,進(jìn)而實(shí)現最高信號處理性能,成本與功耗優(yōu)化,并通過(guò)協(xié)處理技術(shù)解決系統瓶頸。因為賽靈思目標設計平臺是與業(yè)界領(lǐng)先的分銷(xiāo)商、設計服務(wù)、工具和硬件合作伙伴密切合作推出的,因此,賽靈思DSP產(chǎn)品的新套件將可以為開(kāi)發(fā)人員提供硬件、工具和參考設計,以確保打造出一款適合各種不同 DSP 應用的生產(chǎn)力高效的設計流程。

賽靈思DSP目標設計平臺能方便地實(shí)現擴展,添加新功能、新標準、新特性和新支持。賽靈思、客戶(hù)、合作伙伴或其他第三方均能輕松地改進(jìn)現有平臺功能,為最終用戶(hù)帶來(lái)增值,縮短開(kāi)發(fā)時(shí)間和投資回報周期。DSP目標設計平臺能滿(mǎn)足各種應用性能要求,包括頂尖的性能,性?xún)r(jià)比以及協(xié)處理加速性能等。

新型 DSP 開(kāi)發(fā)套件包括帶有集成 ADC/DAC的新型高性能 Virtex-6 FPGA DSP套件、增強型低成本 Spartan-6 FPGA DSP 套件,以及Spartan-6 FPGA 協(xié)處理DSP套件。上述三款套件均集成了 AMBA4 AXI4互聯(lián)和 IP 支持。

帶集成高速數據轉換器的 Virtex-6 FPGA DSP 開(kāi)發(fā)套件

新型 Virtex-6 FPGA DSP 開(kāi)發(fā)套件面向頂尖的信號處理性能的應用,在 4DSP 公司設計的 FMC(FPGA 夾層卡)上集成了德州儀器的模數轉換器 (ADC) 和數模轉換器 (DAC),確?蛻(hù)能夠優(yōu)化模擬和數字性能。該套件配套提供了參考設計,可從 Virtex-6 FPGA 全面配置和控制 ADC/DAC,幫助用戶(hù)優(yōu)化信噪比丟失點(diǎn),實(shí)現量化、模擬濾波和增益等參數。該套件提供 AXI4 支持,能將賽靈思和第三方 IP 與優(yōu)化的高性能點(diǎn)對點(diǎn)互聯(lián)輕松集成,減少資源占用,且不影響性能。ADC/DAC與Virtex-6 器件的完美集成,可為客戶(hù)節省數周甚至數月的研發(fā)時(shí)間。

新的DSP 平臺支持眾多市場(chǎng)的應用,其中包括航空國防、醫療技術(shù)、高性能計算,以及新一代無(wú)線(xiàn)通信等。

Spartan-6 FPGA DSP開(kāi)發(fā)套件

如果客戶(hù)希望為現有系統添加 DSP,同時(shí)以最低成本和功耗優(yōu)化性能,通過(guò)在最新賽靈思 ISE 設計套件中增加 AXI4 支持,新的 Spartan-6 FPGA DSP 開(kāi)發(fā)套件將成為出色的入門(mén)級平臺選擇。該套件的基礎板集成了 Spartan-6 LX150T 器件,從而實(shí)現了較高的 DSP性?xún)r(jià)比,并提供了高速系統連接功能所需的集成收發(fā)器。該平臺套件除了提供大量設計輔導資料外,還提供數字上變頻和數字下變頻目標參考設計,既可直接使用,也能通過(guò)修改運用于RTL、(采用MATLAB與Simulink的模型化基礎設計)或高級 C 語(yǔ)言合成環(huán)境,以加速研發(fā)開(kāi)發(fā)。

Spartan-6 FPGA 協(xié)處理 DSP 套件

賽靈思和安富利電子元件已經(jīng)聯(lián)合開(kāi)發(fā)一款協(xié)處理平臺,使軟件設計人員能通過(guò) Spartan-6 FPGA 減少乃至消除各種應用瓶頸,從而加速系統性能。Spartan-6 FPGA協(xié)處理 DSP 套件可優(yōu)化高性能 FPGA 的關(guān)鍵優(yōu)勢,在一體化的平臺中支持系統控制處理和數字信號處理。

Spartan-6 FPGA 理想適用于替代或協(xié)同超高性能數字信號處理工作,或能提供各種靈活的外設擴展選擇。該套件提供的 AXI4 協(xié)處理參考設計,可以展示上述性能的優(yōu)勢。設計人員可通過(guò)包含套件在內的熟悉的設計環(huán)境快速啟動(dòng)工作。

定價(jià)與供貨情況

在 4DSP 提供的 FMC 子卡上集成了 ML605 開(kāi)發(fā)板、賽靈思 ISE 設計套件系統版本、AXI4 DSP IP、Virtex-6 FPGA目標參考設計和德州儀器 ADC/DAC 技術(shù)的 Virtex-6 FPGA DSP 套件現可立即供貨,售價(jià)為3,995 美元;請訪(fǎng)問(wèn)www.em.avnet.com/virtex6dsp2了解更多信息。

包括安富利電子元件 LX150T 開(kāi)發(fā)板、賽靈思 ISE 設計套件系統版本、AXI4 DSP IP 和 Spartan-6 FPGA 目標參考設計的 Spartan-6 FPGA DSP 套件現可立即供貨,售價(jià)為1,995 美元;Spartan-6 FPGA 協(xié)處理套件現已開(kāi)始提供訂購,售價(jià)為 1,695 美元。請訪(fǎng)問(wèn)www.em.avnet.com/spartan6dspwww.em.avnet.com/spartan6omap以了解更多信息。

所有 DSP 套件目標參考設計均提供了可供用戶(hù)選擇的 RTL、Simulink /System Generator格式,以提高易用性和工作效率。此外,客戶(hù)如果希望用 C/C++ 在 AutoESL 高級綜合環(huán)境中進(jìn)行設計,賽靈思公司也提供相關(guān)輔導資料。MathWorks 和 AutoESL都在其網(wǎng)站上提供了用于評估的開(kāi)發(fā)工具。有關(guān)更多賽靈思 DSP 目標設計平臺信息請訪(fǎng)問(wèn)以下網(wǎng)站www.xilinx.com/cn/technology/dsp.htm。
本文地址:http://selenalain.com/thread-44745-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
andersonli 發(fā)表于 2010-12-17 15:30:34
Xilinx FPGA最新價(jià)格查詢(xún)查詢(xún),datasheet資料下載
http://www.icbom.com
looke2 發(fā)表于 2010-12-21 23:16:19
沙發(fā)學(xué)習中
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页