Virtex-6 HXT FPGA ML630:光傳輸網(wǎng)絡(luò )評估方案

發(fā)布時(shí)間:2012-4-13 12:46    發(fā)布者:1770309616
Xilinx公司的Virtex-6 FPGA包括Virtex-6 LXT FPGA,Virtex-6 SXT FPGA和Virtex-6 HXT FPGA三個(gè)亞系列,采用40nm ExpressFabric和600MHz Clocking技術(shù),具有存儲器選擇如能和DDR3,QDRII+和RDLRAM存儲器接口,600MHz DSP48E1 Slice,高速互連性,以太網(wǎng)媒體接入控制器具有10/100/1000Mbps,同時(shí)具有系統監視器和ADC,增強性配置和比特流保護,廣泛用在有線(xiàn)通信,無(wú)線(xiàn)通信和廣播設備。

Virtex-6 FPGA是目標設計平臺的可編程的芯片基礎,這一平臺提供了集成的軟件和硬件產(chǎn)品,從而使設計者可以從他們開(kāi)發(fā)周期的初始階段就專(zhuān)注于創(chuàng )新。采用第三代ASMBL(高級芯片模塊時(shí)鐘)圓柱型架構,Virtex-6包含了多個(gè)不同的子系列。這份簡(jiǎn)介涵蓋了LXT、SXT和HXT子系列中的器件。每個(gè)子系列都包括不同比率的特性,以便高效的滿(mǎn)足各種高級邏輯設計的需求。除了高性能邏輯構造外,Virtex-6 FPGA還包括許多內置的系統級模塊。這些特性使設計者可以在其采用FPGA的系統中,構建高等級的性能和功能。利用先進(jìn)的40nm銅工藝技術(shù),Virtex-6 FPGA成為傳統ASIC技術(shù)的可編程替代產(chǎn)品。Virtex-6 FPGA提供了較佳的解決方案,可通用前所未有的邏輯、DSP、連接性和軟件微處理性能,滿(mǎn)足高性能邏輯設計者、高性能DSP設計者、高性能嵌入式系統設計者的需求。

Virtex-6 FPGA主要特性

•三個(gè)子系列

• Virtex-6 LXT FPGA:帶有高級串行連接的高性能邏輯

• Virtex-6 SXT FPGA:利用高級串行連接性,實(shí)現較高的信號處理性能

• Virtex-6 HXT FPGA:較高的帶寬串行連接性

•子系列之間具有兼容性

• LXT和SXT器件在相同的封裝上點(diǎn)位布局相同

•高級、高性能FPGA邏輯

•真正的6輸入查找表(LUT)技術(shù)

•雙LUT5(5輸入LUT)選項

•對于需要豐富的寄存器混合的應用,提供LUT/雙flip-flop對

•提高了布線(xiàn)效率

•每個(gè)6輸入LUT上的64位(或兩個(gè)32位)分布式LUT RAM選項

•帶有寄存器輸出選項的SRL32/串行SRL16

• 強大的混合模式時(shí)鐘管理器(MMCM)

• MMCM模擬提供了零延遲緩沖、頻率合成、時(shí)鐘相移、輸入抖動(dòng)過(guò)濾和相位匹配時(shí)鐘分配


圖1 ML630光傳輸網(wǎng)絡(luò )(OTN)外形圖

圖2 ML630光傳輸網(wǎng)絡(luò )(OTN)方框圖

• 36kbits時(shí)鐘RAM/FIFO

•雙端口RAM模塊

•可編程

-高達36位的雙端口帶寬

-高達72位的簡(jiǎn)易雙端口帶寬

•增強型的可編程FIFO邏輯

•內置可選的校錯電路

•可選擇采用將每個(gè)模塊用作兩個(gè)獨立的18kB模塊

•高性能并行SelectIO技術(shù)

• 1.2V~2.5V I/O的工作電壓

•采用ChipSync技術(shù)的源同步接口技術(shù)

•數字控制阻抗(DCI)的活動(dòng)終端

•靈活的精密型I/O

•具有集成寫(xiě)入測量性能的高速存儲接口

•高級DSP48E1片

• 25×18、兩種補充的乘法器/加法器

•可選的流水線(xiàn)操作

•新的可選預加法器,輔助過(guò)濾應用

•可選的按位邏輯功能

•專(zhuān)用的級聯(lián)連接

•靈活的配置選項

• SPI和并行閃存接口

•利用專(zhuān)用低效運行再配置的支持多數據流

•自動(dòng)總線(xiàn)帶寬檢測

•所有器件上的系統監視器性能

•片上/片下熱監視和電源電壓監視

• JTAG訪(fǎng)問(wèn)所有的受影視數量

•適用于PCI Express設計的集成型接口模塊

•符合PCI Express Base

Specification 2.0

•利用GTX收發(fā)器,支持Gen1 (2.5 Gbits/s)和Gen2 (5 Gbits/s)支持

•具有端點(diǎn)和下游端口

•每個(gè)模塊上的×1,×2,×4或×8 lane支持

• GTX收發(fā)器:高達6.6 Gbits/s

•通過(guò)FPGA邏輯中的采樣過(guò)密支持低于480Mbits/s的數據率

• GTH收發(fā)器:2.488 Gbits/s到高于11Gbits/s

•集成型10/100/1000 Mbits/s以太網(wǎng)MAC模塊

•采用GTX收發(fā)器,支持1000BASE-X PCS/PMA和SGMII

•采用SelectIO 技術(shù)資源支持MII、GMII和RGMII es

•可支持2500Mbits/s

• 40nm銅CMOS工藝技術(shù)

•1.0V內核電壓 (僅-1,-2,-3速度級)

•低功耗 0.9V內核電壓選項 (僅-1L速度級)

•可采用獨立或無(wú)鉛封裝選項的高信號集成倒裝芯片封裝ML630光傳輸網(wǎng)絡(luò )(OTN)評估板主要特性

•兩個(gè)Virtex-6 XC6VHX565T-2FFG1924C FPGA

•采用功率狀態(tài)LED實(shí)現所有需要電壓的板上穩壓器

•所有 ML630 FPGA U1和U2 I/O 塊VCCO電壓為2.5V

•兩類(lèi)外部電源插座 (12V “磚塊” DIN4(典型值),PC ATX(典型值))

USB JTAG配置端口,與 USB A-to-Mini-B線(xiàn)纜一起使用

•系統ACE控制器,帶有同伴CompactFlash插槽

•適用于每種FPGA的通用型按鈕和DIP開(kāi)關(guān)、LED和測試I/O頭

•用于每種FPGA的VGA 2X5 male調試頭

•用于每種FPGA,采用USB Mini pcb連接器的USB-至-UART橋

•兩個(gè)VITA 57.1 FMC HPC連接器

• I2C總線(xiàn)集合EEPROM,時(shí)鐘源和FMC連接器

•一個(gè)單獨的 SiTime,固定200 MHz 2.5V LVDS振蕩器繞線(xiàn)至每個(gè)FPGA整體時(shí)鐘輸入

• 8對差分時(shí)鐘輸入SMA連接器

•六個(gè)I2C 可編程Silicon Labs Si570 3.3V LVPECL 10 MHz至810 MHz 振蕩器

•兩種不同輸入8×8交叉形式關(guān),提供16個(gè)可選的差分時(shí)鐘源

•四套插座FCI Airmax 120引腳連接器,采用Interlaken互連協(xié)議

詳情請見(jiàn):

http://selenalain.com/thread-85480-1-1.html

來(lái)源:中電網(wǎng)
本文地址:http://selenalain.com/thread-89583-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页