作者 :Mike Wissolik 、 Darren Zacher 、 Anthony Torza 和 Brandon Day 數據中心、有線(xiàn)應用及其它帶寬密集型應用所需的性能,遠遠高于傳統的 DRAM 技術(shù)。和市場(chǎng)上已有的存儲器相比, HBM 存儲器在性能、功耗和尺寸上,能為系統架構師和 FPGA 設計人員帶來(lái)前所未有的優(yōu)勢。 摘要 在過(guò)去的十年里,電子系統在計算帶寬上呈現出指數級的增長(cháng)。計算帶寬的大幅提升,也顯著(zhù)提高了存儲帶寬要求,以滿(mǎn)足計算需求。這類(lèi)系統的設計人員經(jīng)常 發(fā)現市場(chǎng)上的并行存儲器(例如 DDR4)再也無(wú)法滿(mǎn)足應用的帶寬需求。 賽靈思支持高帶寬存儲器 (HBM) 的 FPGA 能夠以最低的功耗、尺寸和系統成 本提供高帶寬,顯然能夠輕松應對這類(lèi)挑戰。在設計這款 FPGA 的過(guò)程中,賽 靈思與其他領(lǐng)先半導體廠(chǎng)商一樣,選擇了業(yè)界唯一經(jīng)過(guò)證明的堆疊硅片互聯(lián)技 術(shù)(即臺積電 (TSMC) 的 CoWoS 集成工藝)。這篇白皮書(shū)將介紹賽靈思 Virtex® UltraScale+™ HBM 器件如何滿(mǎn)足大幅提升的系統存儲帶寬需求,同時(shí)保持功 耗、尺寸和成本在限定范圍內。 下載全文: ![]() |