Achronix半導體公司日前推出兩個(gè)全新的項目,以支持研究機構、聯(lián)盟和公司能夠全面對接Achronix領(lǐng)先Speedcore eFPGA技術(shù)。 eFPGA技術(shù)正在迅速地成為基于系統級芯片(SoC)的CPU卸載功能中可編程硬件加速單元的必備硅知識產(chǎn)權(IP),已被廣泛用于包括人工智能/機器學(xué)習(AI / ML)、區塊鏈、網(wǎng)絡(luò )加速、智能網(wǎng)卡和智能物聯(lián)網(wǎng)等各種應用。這些被稱(chēng)為“eFPGA Accelerator”的eFPGA應用加速項目面向希望試驗或證實(shí)新硬件架構的研究機構和測試芯片開(kāi)發(fā)人員,為其提供了獲得公司Speedcore eFPGA IP預先配置版本及相關(guān)開(kāi)發(fā)工具的對接機會(huì )。 研究類(lèi)eFPGA Accelerator應用加速項目: 大學(xué)、政府機構和行業(yè)聯(lián)盟經(jīng)常工作在技術(shù)進(jìn)步的前沿, Achronix承諾支持這些類(lèi)型的前沿研究項目。 Achronix的全新研究類(lèi)eFPGA Accelerator應用加速項目將支持研究人員使用預先配置的Speedcore eFPGA IP,在他們的SoC研究項目中構建可編程硬件加速器。這類(lèi)項目還針對政府機構的高性能計算需求,解決這些需求中確實(shí)需要解決的關(guān)鍵安全性和硬件保障問(wèn)題,盡管他們通常缺乏去攤銷(xiāo)開(kāi)發(fā)定制SoC費用的制造批量。 測試芯片類(lèi)eFPGA Accelerator應用加速項目: 測試芯片類(lèi)eFPGA Accelerator應用加速項目使各種公司能夠將eFPGA IP集成到其ASIC和SoC之中,從而利用Achronix經(jīng)過(guò)流片驗證的、預先配置好的IP及支持性ACE設計工具?缭皆S多個(gè)應用領(lǐng)域和地區的公司都希望測試其包含可編程硬件加速器的新體系結構設計,從而滿(mǎn)足計算、聯(lián)網(wǎng)和存儲平臺的高性能應用需求。測試芯片類(lèi)eFPGA Accelerator應用加速項目支持這些公司便捷地將經(jīng)過(guò)流片驗證的高性能eFPGA IP集成到其ASIC和SoC的設計中,然后根據評估批量來(lái)制造芯片。 “Achronix很高興能夠走在嵌入式FPGA市場(chǎng)的最前沿,該技術(shù)正在迅速地成為許多需要硬件加速的應用的首要選擇”,Achronix市場(chǎng)營(yíng)銷(xiāo)副總裁Steve Mensor說(shuō)道!斑@些全新的eFPGA Accelerator應用加速項目將使創(chuàng )新的公司和研究機構能夠使用我們的IP和工具去構建下一代的可編程芯片,從而滿(mǎn)足AI / ML和其他計算密集型應用不斷增長(cháng)的數據和計算量需求! Achronix 的研究類(lèi)eFPGA Accelerator應用加速項目和測試芯片類(lèi)eFPGA Accelerator應用加速項目,將支持研究機構和測試芯片開(kāi)發(fā)人員輕松地獲得Achronix的Speedcore eFPGA技術(shù)的許可授權。該項許可包括對接預先配置的、經(jīng)過(guò)流片驗證的Speedcore eFPGA IP以及該公司業(yè)內一流的ACE設計工具。所有標準的Speedcore交付物都將包含在這些應用加速項目中。這些項目的Speedcore IP都是基于臺積電(TSMC)的16FF +工藝技術(shù)。 |