萊迪思半導體公司(NASDAQ:LSCC)今日宣布LatticeECP3FPGA系列符合PCI Express 2.0在2.5Gbps的規范。針對最近PCI – SIG研討會(huì )上涉及的1-通道和 4-通道配置,LatticeECP3 FPGA和其PCI Express(PCIe)IP核通過(guò)了符合PCI - SIGPCIe 2.0規范和互操作性的測試,確保萊迪思的解決方案與現有的支持系統的PCIe 2.0具有互操作性。實(shí)現這一重要行業(yè)事件使得2.5Gbps PCIe v2.0系統具有更高的可靠性且降低了成本和功耗,適用于通信、多媒體、服務(wù)器和移動(dòng)平臺,萊迪思及其IP合作伙伴增加了更加廣泛的設計解決方案,支持被廣泛采用的串行互連標準。 在PCIe 2.0規范允許工作在一個(gè)較低的速度(2.5Gbps),但環(huán)路帶寬的特點(diǎn)是不同的,比PCIe 1.1版更加嚴格。萊迪思的解決方案使不需要PCIe鏈路工作在5Gbps,但關(guān)注符合有關(guān)PCIe 2.0規范的用戶(hù)在符合PCIe 2.0規范的系統中使用低成本FPGA。 此外,針對萊迪思的PCI Express x1和x4的IP核,萊迪思與Trellisys有限公司提供了強大的和具有成本效益的PCIe總線(xiàn)功能模型(BFM)。同時(shí)有一些針對PCI Express的第三方驗證的核可用,這些通常是針對ASIC/定制邏輯,在FPGA開(kāi)發(fā)過(guò)程中,驗證IP的成本往往使人望而卻步。Trellisys的PCIe BFM集中在事務(wù)層,因為通常在那里實(shí)現用戶(hù)的應用邏輯。這種方法假定物理和數據鏈路層完全壓縮在萊迪思的PCIe IP核中,已經(jīng)由萊迪思驗證。 “Trellisys的PCI Express BFM使驗證投入符合FPGA開(kāi)發(fā)流程,同時(shí)仍然保持有效的驗證概念,” Trellisys的總監Charles Gardiner說(shuō)道。 “與PCI Express 1.1相比,由于PCI Express 2.0有更嚴格的測試要求,對PCI Express2.0規范的成功測試為與其他符合PCI Express2.0規范的器件一起工作提供了更穩定的運作! Trellisys的PCIe BFM支持Verilog和VHDL,并已在A(yíng)ldec公司的Active- HDL及Riviera - PRO仿真器上進(jìn)行了驗證。提供預編譯的代碼,為用戶(hù)提供了基于先進(jìn)驗證套件的強大的程序庫。設計人員可以立即用Lattice Diamond 1.2或更高版本的設計工具套件中的IPexpress工具,開(kāi)始評估和設計采用LatticeECP3萊迪思的符合PCI Express 2.0規范的系統。該IPexpress工具提供了PCIe核,參考設計和所有的腳本,BFM和模擬模型需要精簡(jiǎn)集成至用戶(hù)設計。 “我們與Trellisys的關(guān)系增強了我們自己的技能,并重申我們的一貫致力于LatticeECP3 PCI Express IP產(chǎn)品組合的承諾,”萊迪思器件和解決方案的市場(chǎng)總監Shakeel Peera說(shuō)道。 “這種合作提供了驗證的IP,使用戶(hù)減少設計的復雜性,針對他們的PCI Express設計縮短了產(chǎn)品的上市時(shí)間! 關(guān)于萊迪思IP套件 萊迪思IP套件是可互操作的LatticeCOREIP核系列,針對萊迪思器件結構進(jìn)行了優(yōu)化,能夠用于各種特定技術(shù)的應用。Lattice Diamond設計環(huán)境中的IPexpress工具使用戶(hù)能夠無(wú)縫地訪(fǎng)問(wèn)萊迪思IP服務(wù)器的最新的IP核,并對它們進(jìn)行配置。所有萊迪思IP核可以在購買(mǎi)前進(jìn)行全面評估:在免費的評估模式,用戶(hù)可完全配置IP核,將它集成到他們的設計,執行全面驗證,甚至可以在有限的時(shí)間內在硬件上運行。購買(mǎi)年度的節點(diǎn)鎖定IP套件許可證能夠允許IP核成員無(wú)限制地在硬件上運行。節點(diǎn)鎖定許可證可用于多種設計或項目,時(shí)間可超過(guò)一年。如需了解有關(guān)如何萊迪思IP套件可為設計項目帶來(lái)價(jià)值的信息,請訪(fǎng)問(wèn):www.latticesemi.com/IPSuites。 價(jià)格和供貨 作為單獨的促銷(xiāo)活動(dòng)的一部分,萊迪思的PCI Express IP套件目前售價(jià)為99美元。在限定的促銷(xiāo)期后,該IP套件的售價(jià)將是995美元。該IP套件可立即通過(guò)在www.latticesemi.com/sales列出的授權的萊迪思經(jīng)銷(xiāo)商訂購。 關(guān)于Lattice ECP3 FPGA系列 LatticeECP3 FPGA系列是當今市場(chǎng)中最低功耗、具有SERDES功能的FPGA。該系列的5款FPGA器件提供兼容多種標準的多協(xié)議3.2G SERDES、DDR1/2/3存儲器接口和高性能、可級聯(lián)的DSP slice,是RF、基帶和圖像信號處理的理想選擇。LatticeECP3 FPGA還具有最快的LVDS I/O,切換速率高達1Gbps,以及多達6.8 Mbit的嵌入式存儲器。邏輯密度從17K LUT到149K LUT,帶有多達586個(gè)用戶(hù)I/O。LatticeECP3 FPGA系列是大批量、成本和功耗敏感的攝像和顯示、有線(xiàn)和無(wú)線(xiàn)基礎設施應用部署的十分理想的選擇。 ![]() |