作者:特權同學(xué),2011-08-18 前天參加了奧特拉年度例行研討會(huì ),聽(tīng)到看到想到了一些東西,隨便拿出來(lái)和大家分享。 1. SOC FPGA即將推出,采用Cortex-A9的硬核,硬核外設還蠻豐富的。此舉看來(lái)是和xilinx 的Kintex-7唱對角戲。又是高端應用,咱其實(shí)更期待嵌個(gè)哪怕只是50/80M的Cortex-M0/M1就足夠了。 2. M4K/M9K的升級M20K,其實(shí)RAM的大顆粒在中低端應用中并不合適,大大降低了它的利用率。而新推的5系列則使用M10K并且對于一些低存儲量緩存應用量身打造了所謂的640bit細顆粒塊,這個(gè)聽(tīng)上去不錯,對于提高低端應用中的RAM利用率還是很有幫助的。 3. 相應的,工藝提高帶來(lái)的性能提升其實(shí)已經(jīng)非常有限了,但是資源的提升還是很可觀(guān)的,比如LE和RAM,這方便是比較值得期待的。 4. 另外想說(shuō)說(shuō)Qsys,其實(shí)11推出這個(gè)概念的時(shí)候,特權就有些嗤之以鼻,都是換湯不換藥的東西,苦就苦了我們這群想與時(shí)俱進(jìn)又想輕松移植工程的伙計們了。據說(shuō)12以后就不再支持SOPC Builder了。其實(shí)剛一看到Qsys還真沒(méi)覺(jué)得有多大差異,這回聽(tīng)上面所謂的專(zhuān)家一說(shuō),還確實(shí)認可了那么點(diǎn)所謂的“優(yōu)勢”。提了5個(gè)理由,有興趣的朋友不妨去了解一下: http://www.altera.com.cn/education/demonstrations/qsys/migration/migrate-to-qsys-demo.html 5. 最后,想到總線(xiàn)這個(gè)東西,忽然感覺(jué)真的很神奇,即便只是Avalon的MM和ST,用上手后覺(jué)得做系統銜接和互聯(lián)確實(shí)非常實(shí)用。據說(shuō)Qsys往后會(huì )兼容ARM的AXI3/AXI4總線(xiàn)。特權同學(xué)的新書(shū)里也有一章提到總線(xiàn)的一些概念,打了一下比喻做了一些普及型的講解,也許只是帶新手入門(mén)而已,但總線(xiàn)這個(gè)東西一定要用了才有感覺(jué)。 |