接收器IC混合式混頻器、頻率合成器和IF放大器

發(fā)布時(shí)間:2021-1-26 15:16    發(fā)布者:eechina
關(guān)鍵詞: 混頻 , 頻率合成 , IF放大器
作者:ADI公司

無(wú)線(xiàn)基站曾經(jīng)封裝在采用氣候控制技術(shù)的大型空間中,但現在卻可以裝在任意地方。隨著(zhù)無(wú)線(xiàn)網(wǎng)絡(luò )服務(wù)提供商試圖實(shí)現全域信號覆蓋,基站組件提供商面臨壓力,需要在更小的封裝中提供更多的功能。

來(lái)自ADI公司的一對集成電路(IC)提供了一種解決方案,重新界定了接收器前端混頻器的意義。實(shí)際上,該IC在混頻器IC內部集成了曾經(jīng)附加于接收器內混頻器的許多組件,比如,本振(LO)和中頻(IF)放大器。利用這些IC,可以大幅減少蜂窩基站的大小,同時(shí)還能帶來(lái)軟件定義無(wú)線(xiàn)電(SDR)的靈活性,從而應對多種不同的無(wú)線(xiàn)標準。

這里涉及的IC的型號是ADRF6612和ADRF6614,根據設計二者支持的RF范圍為700 Mhz至3000 MHz,LO范圍為200 Mhz至2700 MHz,IF范圍為40 Mhz至500 MHz。它們支持低端或高端LO注入,包括一個(gè)板載鎖相環(huán)(PLL)和多個(gè)低噪聲電壓控制振蕩器(VCO),全部封裝在7 mm × 7 mm 48引腳的LFCSP外殼中。超高的集成度和組件密度,加上多樣性和可編程能力,可以支持多種不同的無(wú)線(xiàn)標準,完全滿(mǎn)足現代微蜂窩的小批量生產(chǎn)需求。

為了更好地理解這些高度集成的混頻器IC在節省空間方面的優(yōu)勢,不妨回憶一下2010年左右時(shí)的蜂窩基站的前端,如圖1所示。雙混頻器架構的帶寬范圍約為1 Ghz,需要多個(gè)組件來(lái)處理當時(shí)的蜂窩頻率范圍,即800 MHz至1900 MHz。頻率合成由一個(gè)獨立的PLL和窄帶VCO模塊提供,需要用一個(gè)特有的PLL環(huán)路濾波器才能實(shí)現最佳性能。每個(gè)目標頻段均采用專(zhuān)門(mén)的VCO模塊,結果增加了基站內需要的電路板面積。

另外,這些分立式組件是通過(guò)低阻抗傳輸線(xiàn)路相互連接起來(lái)的,結果會(huì )增加信號損失。結果,需要很大的電流把VCO輸出驅動(dòng)到足夠的電平,以便混頻器能在信號阻塞條件下產(chǎn)生低相位噪聲和噪聲系數。

集成VCO的接收器IC并非新事物。但要實(shí)現多載波要求的寬帶寬和低相位噪聲,全球移動(dòng)通信系統(MC-GSM)無(wú)線(xiàn)網(wǎng)絡(luò )一直是個(gè)挑戰。GSM的信道復用方案要求接收LO具有極低的相位噪聲,尤其是在相間通道失調頻率為800 kHz的情況下,如圖2所示。如果這些相間通道的多余相位噪聲與同樣處于800 kHz失調條件下的無(wú)用信號相混合,則可能使相位噪聲轉換成IF輸出,從而降低系統的靈敏度。


圖1.框圖所示為2010左右時(shí)的典型蜂窩基站


圖2.信道復用方案要求在GSM無(wú)線(xiàn)系統中采用低相位噪聲的寬帶寬VCO,避免因阻塞導致性能下降

低VCO相位噪聲通常是通過(guò)高質(zhì)量因數(高Q)諧振器和窄帶設計實(shí)現的。頻分也能降低噪聲。通過(guò)使VCO工作于接收器LO頻率的整數倍,隨后進(jìn)行的分頻即可使相位噪聲降低一個(gè)6 dB/倍頻程,如圖3所示。GSM在1800 Mhz至1900 Mhz頻段內的相位噪聲要求極高,其嚴重程度大約相當于800 Mhz至900 Mhz頻段內相位噪聲的兩倍。



圖3.該VCO電路配置可實(shí)現倍頻程帶寬

在低相位噪聲以外,現代基站接收器設計必須支持無(wú)線(xiàn)通信網(wǎng)絡(luò )當前使用的多種調制方案。除GSM以外,其他調制方案包括寬帶碼分多址(WCDMA)和長(cháng)期演進(jìn)(LTE)系統。接收器設計通常包括若干不同的VCO,其相位噪聲性能配置為中等水平,通過(guò)組合的方式滿(mǎn)足基站倍頻程帶寬需求。

一旦將若干個(gè)VCO配置為在最高工作頻率下產(chǎn)生一個(gè)倍頻程帶寬,則可用二分頻實(shí)現較低的LO頻率。ADRF6612接收器混頻器采用的就是這種方法,其中,VCO基頻范圍為2.7 Ghz至5.6 Ghz,通過(guò)從1至32分頻,兩級頻分實(shí)現200 Ghz至2700 Mhz的LO頻率。對于同時(shí)包括MC-GSM的應用,ADRF6614接收器混頻器包括兩個(gè)額外的高性能VCO內核,用于提供1800 Mhz至1900 MHz GSM頻段所需要的LO頻率。

由于現代無(wú)線(xiàn)微蜂窩可能不具備氣候控制環(huán)境的優(yōu)勢,所以這些接收器IC一類(lèi)的組件可在較寬的極限溫度范圍內提供一致、可靠的性能。為了在較寬的工作溫度范圍內實(shí)現規定的性能,ADRF6612和ADRF6614 IC中的PLL和VCO采用了多種校準技術(shù)。

對于低噪聲寬帶寬,每個(gè)VCO內核采用一個(gè)8位的容性數模轉換器(CDAC),后者可以為給定的LO頻率選擇正確的頻段(128選1)。系統會(huì )仔細監控VCO諧振器幅度的任何變化,并用自動(dòng)電平控制(ALC)系統調整幅度,以獲得最佳輸出幅度。每個(gè)IC都會(huì )在工作頻率被重新編程的時(shí)候執行校準序列。這樣可以確保所選頻段將VCO調諧變容二極管的調諧電壓集中于最佳范圍內,使頻率合成器在所需工作溫度范圍保持鎖定。

每個(gè)ADRF6612和ADRF6614 IC中的四個(gè)VCO內核可以確保其工作范圍具有合適的重疊性,能適應不同的環(huán)境條件和器件制造容差。對于環(huán)境和工藝差異,內核一般會(huì )以相同的方向移動(dòng)頻率,因而內建了充足的重疊機制,使得頻率合成器能夠始終實(shí)現鎖定條件。

一旦確定校準方案,就可以無(wú)限地維持頻率,調諧電壓范圍支持需要的同步范圍。在時(shí)分雙工(TDD)系統中,基站可能根據不同的時(shí)隙改變頻率,其工作時(shí)間可能按微秒計。在頻分雙工(FDD)系統中,可能需要多年鎖定單個(gè)頻率。

在A(yíng)DRF6612和ADRF6614 IC系統工作期間,任何時(shí)候都不允許出現故障停機事故。因此,溫度變化和組件老化效應通過(guò)VCO的變容調諧電壓范圍和頻率調諧靈敏度(kV)來(lái)處理,溫度范圍有可能達145°C。每個(gè)IC會(huì )根據需要持續監控器件溫度并調整VCO偏置。

ADRF6612和ADRF6614 Ic采用一種獨特方法,最大限度地減輕由雜散信號產(chǎn)物導致的接收器靈敏度下降問(wèn)題。利用頻率合成器的整數模式和緊湊環(huán)路濾波器可使參考雜散產(chǎn)物低至−100 dBc以下。最小雜散信號對調制方案至關(guān)重要,如MC-GSM。對于LTE和其他調制方案,或者在需要精細的頻率階躍的情況下,頻率合成器可以工作于小數N分頻模式。參考路徑集成一個(gè)13位分頻器,整數和小數路徑各自集成16位分頻器,具有極大的靈活性。

對于需要共置相位跟蹤接收通道的應用中,如多輸入多輸出(MIMO)系統,可以通過(guò)菊花鏈方式將ADRF6612和ADRF6614 IC級聯(lián)起來(lái),以便允許其中一個(gè)單元作為主頻率合成器,分別通過(guò)其外部LO輸出和輸入端口為其他從機接收器供電。這樣,就可以最大限度地降低額外LO分配放大器及其相位噪聲相應增大的程度。

為了同時(shí)支持高端和低端LO注入,每個(gè)IC的LO鏈提供了靈活的信號處理,如圖4所示。使用1至32的整數分頻比,即使是700 Mhz頻段和高IF,也可實(shí)現低端注入。LO級在從200 Mhz至2700 Mhz的整個(gè)LO范圍內,同時(shí)為無(wú)源混頻器內核提供一個(gè)方波驅動(dòng)。1


圖4.本LO信號鏈用于支持無(wú)線(xiàn)基站接收器

現代無(wú)線(xiàn)基站帶內信號在頻率上接近低電平輸入信號,因而蜂窩接收器可以充當阻塞信號。在這種情況下,在目標信號之上,來(lái)自阻塞信號附近LO放大器的相位噪聲被混頻進(jìn)IF輸出頻段。這樣會(huì )提高噪底,有時(shí)能大幅降低接收器的信噪比(SNR)。

由于阻塞信號可能較大(高功率),所以VCO相位噪聲必須極低,并且LO鏈不會(huì )在阻塞器失調條件下降低噪底。在這些超高的阻塞電平下,接收器噪聲系數會(huì )最終被阻塞信號主導,并根據阻塞器功率水平的高低下降。

在分立式接收鏈方案中,可以在LO路徑上引入一些濾波機制,以在阻塞器失調條件下,最大限度地降低來(lái)自VCO和LO分配放大器的相位噪聲。然而,在集成式前端中,必須謹慎,避免LO鏈中的加性相位噪聲。

ADRF6612和ADRF6614 IC采用高增益LO鏈和硬限幅放大器以將LO鏈驅動(dòng)至限幅。當每個(gè)級進(jìn)入硬限幅時(shí),在其他情況下會(huì )增大相位噪聲的LO鏈小信號增益將大幅下降,從而將阻塞條件下的噪聲系數下降問(wèn)題減至最低。

來(lái)自阻塞信號的噪聲折疊會(huì )降低接收器輸出噪聲頻譜性能,提高輸出噪底,從而降低接收器噪聲系數。根據設計,ADRF6612和ADRF6614接收器IC可在最大限度減小接收器噪聲系數降幅的條件下承受較大的阻塞信號,如圖5所示。即使輸入阻塞電平為10 dBm,在載波失調10 MHz條件下,接收器的噪聲系數也只會(huì )下降3.2 dB,即使轉換增益在極端阻塞電平下縮減1 dB,亦是如此。

這些接收器IC具有超高的集成度,因而對現代無(wú)線(xiàn)基站設計師來(lái)說(shuō),可以大幅提升性能,節省DC功耗,如圖6所示。IC采用一種技術(shù),可以同時(shí)優(yōu)化片上混頻器周?chē)腞F和IF級。2

該技術(shù)首次用于A(yíng)DRF6612,在整個(gè)溫度范圍內和整個(gè)頻率范圍內以及低功耗條件下,最低IIP3超過(guò)25 dBm,在整個(gè)溫度范圍內,為29 dBm至2 GHz。該技術(shù)還具有最佳接收路徑噪聲系數性能和高轉換增益,如圖7所示。3,4


圖5.本圖比較了ADRF6614接收器IC在低電平和高電平阻塞信號(分別為左側和右側)下的輸出噪聲頻譜


圖6.本信號鏈所示為典型無(wú)線(xiàn)基站接收器中采用的組件


圖7.圖中所示為ADRF6612接收器IC的實(shí)測增益、噪聲系數和輸入三階交調截點(diǎn)(IIP3)。

致謝

隨著(zhù)完整接收器鏈內在集成度的提高,開(kāi)發(fā)團隊的規模也大幅增加。雖然這里無(wú)法列出為本文做出貢獻的全體人員,但本文作者非常榮幸地向下列行業(yè)專(zhuān)家表示由衷的謝意:Kurt Fletcher和Dominic Mai花了大量時(shí)間以實(shí)現優(yōu)秀的布局并保持對稱(chēng),避免無(wú)用耦合。Vincent Bu與我們的供應商密切配合,開(kāi)發(fā)必要的封裝。Susan Stevens與外部代工合作伙伴維持了良好的工作關(guān)系。Craig Levy和Rachana Kaza為這些器件開(kāi)發(fā)了生產(chǎn)測試功能。Wendy Dutile、Ed Gorzynski和Chris Norcross都參與了測試電路的大量原型制作工作。Mark Hyslip負責業(yè)務(wù)協(xié)調,使得本項目得以成型。本文作者希望以本文紀念我們的同事,Edward J. Gorzynski。

參考文獻

1 Marc Goldfarb, Russel Martin, and Ed Balboni.“Novel Topology Supports Wideband Passive Mixers.”(新型拓撲結構支持寬帶無(wú)源混頻器)Microwaves & RF,第90頁(yè),2011年10月。

2 Marc Goldfarb.“Apparatus and Method for a Wideband RF Mixer.”(寬帶RF混頻器裝置和方法)ADI公司,2012年。

ADRF6612數據手冊。ADI公司,2016。

ADRF6614數據手冊。ADI公司,2016。

作者簡(jiǎn)介

Tom Bosia [thomas.bosia@analog.com]于2013年加盟ADI公司,擔任RF產(chǎn)品工程師。加盟ADI公司之前,在Raytheon、Cree和Auriga Microwave等公司擔任RF測試工程師,在微波半導體領(lǐng)域積累了超過(guò)25年的經(jīng)驗。2001年獲得麻省大學(xué)羅威爾分校電氣工程學(xué)士學(xué)位。

Russell Martin [russell.martin@analog.com]于2002年加盟ADI公司,任產(chǎn)品工程師,負責IC產(chǎn)品的市場(chǎng)發(fā)布工作達15年;后來(lái)成為ADI公司RF和微波部門(mén)(RFMG)的工程經(jīng)理。2002年畢業(yè)于伍斯特理工學(xué)院,獲電氣工程學(xué)士學(xué)位。

Marc Goldfarb [marc.goldfarb@analog.com]在模擬、RF和微波集成電路領(lǐng)域擁有超過(guò)35年的設計經(jīng)驗,涉及軍事、工業(yè)和消費電子等應用。他曾從事過(guò)SiGe/硅、GaAs和微波混合集成電路技術(shù)等工作。加盟ADI公司之前,Marc曾在Pacific Communications Sciences, Inc. (PCSI)、Raytheon和M/A-COM Microwave Associates公司工作,歷任多個(gè)工程職位。他畢業(yè)于紐約特洛伊倫斯勒理工學(xué)院,獲工程碩士學(xué)位;獲13項專(zhuān)利,在參考類(lèi)資料和行業(yè)期刊上發(fā)表論文多篇。

Marc目前是RF和微波部門(mén)(RFMG)的一名設計工程師,主要負責無(wú)線(xiàn)基礎設施RF IC開(kāi)發(fā)工作;目前擔任多個(gè)5G通信基礎設施(5G IC)項目的設計組組長(cháng)。

Dragoslav Culum [dragoslav.culum@analog.com]是ADI公司的產(chǎn)品線(xiàn)經(jīng)理。他在無(wú)線(xiàn)通信領(lǐng)域擁有超過(guò)10的工作經(jīng)驗。2014年,在Hittite并購完成后,Dragoslav加盟ADI。他于2008年加盟Hittite,并歷任多個(gè)職位,包括應用工程師、營(yíng)銷(xiāo)工程師和多個(gè)產(chǎn)品系列的產(chǎn)品線(xiàn)經(jīng)理。Dragoslav分別從麥克馬斯特大學(xué)和卡爾頓大學(xué)獲工程學(xué)士學(xué)位和工程碩士學(xué)位。

Ben Walker [benjamin.walker@analog.com]于2003年和2004年分別獲得麻省理工學(xué)院的工程學(xué)士學(xué)位和工程碩士學(xué)位。2004年以來(lái),他一直在A(yíng)DI公司RF和微波部門(mén)工作,參與了面向無(wú)線(xiàn)基礎設施市場(chǎng)的多種電路設計工作。Ben的興趣包括鎖相環(huán)、電壓控制振蕩器和RF開(kāi)關(guān)及衰減器設計。

Ed Balboni [ed.balboni@analog.com]在高性能、高集成度無(wú)線(xiàn)電收發(fā)器電路設計領(lǐng)域擁有30年經(jīng)驗。他擅長(cháng)基于SiGe BiCMOS、雙極性和CMOS技術(shù)設計面向通信產(chǎn)品的微波、RF、混合信號和模擬電路。Ed于2000年加盟ADI公司,在RF IC設計部門(mén)擔任IC設計師和設計經(jīng)理。他在A(yíng)DI負責開(kāi)發(fā)支持無(wú)線(xiàn)基礎設施的高性能RF IC組件,包括蜂窩基站和點(diǎn)對點(diǎn)微波。

加盟ADI之前,Ed曾在麻省劍橋的Draper實(shí)驗室工作,負責MEMS慣性傳感器和低功耗通信電子元器件的設計。Ed 1985年畢業(yè)于麻省大學(xué)洛威爾分校,獲電氣工程學(xué)士學(xué)位,1990年畢業(yè)于東北大學(xué),獲電氣工程碩士學(xué)位。

本文地址:http://selenalain.com/thread-755683-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页