LEC2 Workbench系列技術(shù)博文主要關(guān)注萊迪思產(chǎn)品的應用開(kāi)發(fā)問(wèn)題。這些文章由萊迪思教育能力中心(LEC2)的FPGA設計專(zhuān)家撰寫(xiě)。LEC2是專(zhuān)門(mén)針對萊迪思屢獲殊榮的低功耗FPGA和解決方案集合的全球官方培訓服務(wù)供應商。 萊迪思CrossLink-NX FPGA擁有豐富的特性,可加速實(shí)現高速和低速接口。本文(系列博文的第二篇)描述了使用CrossLink-NX FPGA連接基于SPI的外部組件。第一篇博文介紹了使用兩個(gè)時(shí)鐘域實(shí)現SPI接口。本文將介紹使用單個(gè)時(shí)鐘域實(shí)現連接ADC(亞德諾半導體公司的 ADC AD7476)的SPI接口。兩個(gè)案例中呈現了兩種截然不同的實(shí)現接口的方法。 一個(gè)時(shí)鐘域的實(shí)現方案(dac_1c) 單個(gè)時(shí)鐘SPI接口方案的實(shí)現如圖1所示。 ![]() 圖1:?jiǎn)蝹(gè)時(shí)鐘域SPI接口的實(shí)現 單個(gè)時(shí)鐘域SPI實(shí)現的思路與兩個(gè)時(shí)鐘域非常相似。這里為了便于演示沒(méi)有使用PLL。同時(shí),也不需要sync_stage模塊。由于是單個(gè)時(shí)鐘,需要clock_generator來(lái)生成dac_sck所需的時(shí)鐘下降沿條件,dac_sck則用作狀態(tài)機dac_fsm的觸發(fā)條件。 clock_generator模塊 圖2所示的clock_generator模塊產(chǎn)生時(shí)鐘信號dac_clk以及顯示dac_sck的下降沿。圖 3 顯示了 dac_sclk 和 edge_low 的關(guān)系。 ![]() 圖2:clock_generator模塊框圖 ![]() 圖3:?jiǎn)蝹(gè)時(shí)鐘域dac_fsm狀態(tài)機的控制結構 在轉換信號被識別后,bit_count計數器加載值15。每當edge_low生效時(shí),串行數據在時(shí)鐘信號CLK_120的上升沿輸出到dac_sdata上。傳輸16個(gè)數據位后,dac_fsm de再次發(fā)出就緒信號并等待下一個(gè)轉換信號。 約束單個(gè)時(shí)鐘域解決方案的設計 1. 約束時(shí)鐘CLK_120 ![]() 2. 約束dac_clk 連接到dac_sck端口的時(shí)鐘信號由clock_generator生成。CLK_120和dac_sck之間的關(guān)系為4分頻。 ![]() 3. 約束DAC輸入/FPGA輸出 時(shí)間值t4、t5和t6描述了外部模塊的setup/hold要求。這些要求使用set_output_delay約束進(jìn)行描述。由于是單時(shí)鐘域,因此需要多周期約束。 ![]() 運行單個(gè)時(shí)鐘域解決方案的時(shí)序分析 正如預期那樣,時(shí)序分析報告在dac_sdata輸出信號上顯示出了相同的性能數據。 ![]() 總結 單個(gè)時(shí)鐘域的方法使用了單個(gè)時(shí)鐘分配網(wǎng)絡(luò ),由于不需要同步階段與高級功能通信,因而具有設計上的優(yōu)勢。 該項目(dac_1c)以及兩個(gè)時(shí)鐘域的項目均可通過(guò)郵箱info@lec2-fpga.com索取。 Eugen Krassin是萊迪思教育能力中心(LEC2)的總裁兼創(chuàng )始人。 |